请教i7 6700k pcie通道数问题

加载中,请稍候...
加载中,请稍候...
商品名称:
京东价:暂无报价
评价得分:
咨询内容:
装机新手求助..请教两个问题..
1,准备的主板是华硕的Z97-A,有3个PCIe x 16插槽,随便装在第二个了,但似乎从网上又了解到,&显卡插在距离cpu越近的位置性能越好&,请问是这样么..?
京东回复:
您好!插在主插槽上以保证性能,感谢您对京东的支持!祝您购物愉快!
发表咨询:
声明:您可在购买前对产品包装、颜色、运输、库存等方面进行咨询,我们有专人进行回复!因厂家随时会更改一些产品的包装、颜色、产地等参数,所以该回复仅在当时对提问者有效,其他网友仅供参考!咨询回复的工作时间为:周一至周五,9:00至18:00,请耐心等待工作人员回复。
咨询类型:
库存及配送
发票及保修
促销及赠品
京东承诺:商品均为原装正品行货,自带机打发票,严格执行国家三包政策,享受全国联保服务。
功能咨询:咨询商品功能建议您拨打各品牌的官方客服电话,以便获得更准确的信息。
发货时间:现货:下单后一日内即可发货;在途:一般1-2天发货; 预订:一般1-6天可发货;无货:已售完,相应物流中心覆盖地区内的用户不能购买
运&&&&费:如需查看快递运输收费标准及免运费规则,
货到付款:如需查看开通货到付款地区及运费,
上门自提:上门自提不收取运费,如需查看全部自提点位置、地图、注意事项,
物流中心:京东商城拥有北京、上海、广州三个物流中心,各物流中心覆盖不同的城市,
限&&&&额:如需查看各银行在线支付限额,
大额支付:快钱支付中的招行、工行、建行、农行、广发支持大额支付,最高单笔一次支付10000元
分期付款:单个商品价格在500元以上,可使用中国银行、招商银行发行的信用卡申请分期付款,
货到付款:如需查看开通货到付款地区及运费,
京东承诺:商品均为原装正品行货,自带机打发票,严格执行国家三包政策,享受全国联保服务。
发票类型:京东商城所售商品均自带机打发票,在提供相关企业资料证明后,可申请开取增值税发票。
退 换 货:京东商城为您提供完善的退换货服务,
咨询内容:请教各位,ALTERA PCIe硬核的使用问题!谢谢
UID1078303&帖子4&精华0&积分70&资产70 信元&发贴收入20 信元&推广收入0 信元&附件收入0 信元&下载支出10 信元&阅读权限10&在线时间1 小时&注册时间&最后登录&
请教各位,ALTERA PCIe硬核的使用问题!谢谢
我用ALTERA的stratix 4,在QUARTUS II 11.1中生成了PCIe硬核,为lagacy endpoint。目前和TI的DSP通信中,FPGA作为从端,DSP能够对FPGA进行MEMERY的写操作和回读操作。现在,FPGA需要作为主端、主动对DSP进行读取数据,我应该怎么做?前提是不改变FPGA的lagacy endpoint模式,谢谢大家!
UID378283&帖子1192&精华0&积分10649&资产10649 信元&发贴收入6245 信元&推广收入0 信元&附件收入16313 信元&下载支出12034 信元&阅读权限70&在线时间1208 小时&注册时间&最后登录&
先用软件读出TI芯片对应的BUS, DEVICE, FUNCTION NUMBER,还有TI分得的读写地址空间, 然后按MEMORY WRITE与READ的方式针对这个器件和读写地址去读写。
UID1078303&帖子4&精华0&积分70&资产70 信元&发贴收入20 信元&推广收入0 信元&附件收入0 信元&下载支出10 信元&阅读权限10&在线时间1 小时&注册时间&最后登录&
& &谢谢你的答复!就是说,我必须要先知道DSP的相关信息,是吧?知道这些之后,把其封装在TLP包头?
UID378283&帖子1192&精华0&积分10649&资产10649 信元&发贴收入6245 信元&推广收入0 信元&附件收入16313 信元&下载支出12034 信元&阅读权限70&在线时间1208 小时&注册时间&最后登录&
看系统对DSP的分配情况,DSP和FPGA都是接在SWITCH上的,知道了地址才能访问,如果是WINDOWS环境,直接用RW EVERYTHING这个工具就可以看到,如果是LINUX,也有内嵌的命令可使用,具体命令你搜索下,我忘记了。
UID1042101&帖子179&精华0&积分61617&资产61617 信元&发贴收入925 信元&推广收入0 信元&附件收入60803 信元&下载支出171 信元&阅读权限90&在线时间747 小时&注册时间&最后登录&
看系统对DSP的分配情况,DSP和FPGA都是接在SWITCH上的,知道了地址才能访问,如果是WINDOWS ...
eaglelsb 发表于
请问,难道FPGA不能自动获得BUS、DEVICE、FUCTION之类的信息吗?如果能的话,是在什么时候,收/发什么TLP包时可以获得?
UID378283&帖子1192&精华0&积分10649&资产10649 信元&发贴收入6245 信元&推广收入0 信元&附件收入16313 信元&下载支出12034 信元&阅读权限70&在线时间1208 小时&注册时间&最后登录&
当然不能,这些号码并不取决于FPGA,而取决于系统软件的分配。就像你拿两部手机也不能相互通话啊,得都上了SIM卡,并且运营商告诉你号码后才能拨到对方上面。
UID1042101&帖子179&精华0&积分61617&资产61617 信元&发贴收入925 信元&推广收入0 信元&附件收入60803 信元&下载支出171 信元&阅读权限90&在线时间747 小时&注册时间&最后登录&
谢谢!正在学习。
UID767887&帖子179&精华0&积分1871&资产1871 信元&发贴收入1095 信元&推广收入0 信元&附件收入102 信元&下载支出1772 信元&阅读权限30&在线时间128 小时&注册时间&最后登录&
DMA模式,作为endpoint的stratix iv pcie就能从DSP中读取数据
UID557758&帖子162&精华0&积分123&资产123 信元&发贴收入840 信元&推广收入0 信元&附件收入0 信元&下载支出909 信元&阅读权限10&在线时间39 小时&注册时间&最后登录&
先用软件读出TI芯片对应的BUS, DEVICE, FUNCTION NUMBER,还有TI分得的读写地址空间, 然后按MEMORY WRITE与 ...
eaglelsb 发表于
& & 请问,FPGA发送的MRd TLP的包头里面,你上面提到的BUS, DEVICE, FUNCTION NUMBER这些字段是DSP的还是FPGA的?
UID378283&帖子1192&精华0&积分10649&资产10649 信元&发贴收入6245 信元&推广收入0 信元&附件收入16313 信元&下载支出12034 信元&阅读权限70&在线时间1208 小时&注册时间&最后登录&
你看一下协议,header里面有两个ID,一个发送者自己的,另外个是要读取对象的,也就是TI DSP的(当然还有读地址,对应DSP挂载在系统中的地址),DSP根据收到的包确定是谁发来的读请求,然后将数据返回给对应的EP(返回时无地址)。
[通过 QQ、MSN 分享给朋友]请教用R4E的兄弟一个PCIE 3.0的问题求大神帮助-中国学网-中国IT综合门户网站
> 请教用R4E的兄弟一个PCIE 3.0的问题求大神帮助
请教用R4E的兄弟一个PCIE 3.0的问题求大神帮助
转载 编辑:李强
为了帮助网友解决“请教用R4E的兄弟一个PCIE 3.0的”相关的问题,中国学网通过互联网对“请教用R4E的兄弟一个PCIE 3.0的”相关的解决方案进行了整理,用户详细问题包括:我用RE4+4930K+GTX770问题是这样.0的条件,按理说已经具备了打开PCIE 3,为什么装N卡最新驱动后用GOU-Z 0。BIOS版本是4701.0模式下.4看,显卡还是运行在PCIE 2?BIOS里面第一条显卡槽已经设置为GEN3。恳请各位大神指教,先谢谢了.7,具体解决方案如下:解决方案1:据信是这一代N卡的UEFI格式的BIOS容易和X79平台的BIOS存在兼容问题。估计在这代X79平台上,例如启动过程黑屏等,但是同期入的另一块技嘉的690没法刷这种BIOS,没办法,但是很快就又恢复了,所以不定期黑屏情况常出现N卡在X79平台上的显卡驱动自动限制为PCI-E 2,后改刷EVGA论坛上一些网友捣鼓出来的非UEFI显卡BIOS才解决.0,即便是最新的认证驱动也是如此。在前阵子49xx系列U刚出来时曾有过一个beta驱动可以调整为PCI-E 3,之前用一块EVGA的690就见过,这个N卡限制PCI-E的情况都没有解决的希望了 查看原帖&&gt.0通过对数据库的索引,我们还为您准备了:问:问题是这样:我用RE4+4930K+GTX770,按理说已经具备了打开PCIE 3.0的条...答:N卡在X79平台上的显卡驱动自动限制为PCI-E 2.0,即便是最新的认证驱动也是如此,没办法。在前阵子49xx系列U刚出来时曾有过一个beta驱动可以调整为PCI-E 3.0,但是很快就又恢复了,据信是这一代N卡的UEFI格式的BIOS容易和X79平台的BIOS存在兼容问...===========================================问:大家好,我的显卡是华硕7970,平台是3960X+华硕R4E,在Bios pci e中以设...答:去显卡吧,那里的基佬技术强===========================================问:大家好,我的显卡是华硕7970,平台是3960X+华硕R4E,在Bios pci e中以设...答:pci-e2.0与pci-e3.0 差别也就是带宽问题 PCI-E 3.0规范将数据传输率提升到8GHz|8GT/s(最初也预想过10GHz),并保持了对PCI-E 2.x/1.x的向下兼容,继续支持2.5GHz、5GHz信号机制。基于此,PCI-E 3.0架构单信道(x1)单向带宽即可接近1GB/s,十六信道...===========================================问:我想买一个GTX660或HD7870的显卡,我家主板插槽是PCIE 2.0 x16,但这两个...答:传输规范和接口类型都是一样的,都能互相兼容,区别只是2.0的最大带宽是双向16GB/S,3.0是32GB/S,就现在高端卡来说,性能影响微乎其微,可以忽略===========================================问:华硕z97A有3个pcie插槽。第一个是3.0的,第二个,第三个就不知道了,交...答:haswell的pcie通道只有20个,其中4个被核心显卡占用,无论你用不用。所以交火只有x8+x8 如果是三个,会变成8+4+4===========================================问:想新买个GTX 650 TI的显卡,但是原来机器的主板比较烂,如图,想知道是...答:没有什么影响 目前最顶级的GTX690都没有榨干PCE2.0 PCIE3.0目前还是噱头比较多 供电电压百分比稍许不同,信号寻址通道数稍微不同,性能没有减弱。===========================================问:想新买个GTX 650 TI的显卡,但是原来机器的主板比较烂,如图,想知道是...答:所谓的PCI-E3.0就是在2.0的原基础上做了升级,这样会更好的兼容未来的硬件发展趋势。2.0的接口绝对兼容3.0的显卡! PCI-E 3.0架构从细节上对前两代PCI-E规范进行了极大地改进,为我们的成员在各自领域继续创新提供了所必需的性能和功能。” 在对...===========================================问:想新买个GTX 650 TI的显卡,但是原来机器的主板比较烂,如图,想知道是...答:中低端3.0显卡插到 2.0主板上 没什么问题!===========================================问:有一张PCIe2.0接口的主板,想买新显卡gtx650ti,发现是PCIe3.0的,不知...答:可以插进去。近8年的显卡接口都是通用的 你需要考虑的问题是,你的CPU和电源能不能带动这个显卡,GTX650ti是高性能高功耗的显卡,老机器带不动的===========================================只要都是16X的,可以,都是相互兼容的,供电能力,带宽没他大而已 就和USB1.0,1.1,2.0,3.0,SATA1,2,3一样,都相互兼容 而且本身PCIE接口的设备在不同倍速都可以兼容 比如...===========================================华硕 Rampage IV Extreme主板集成5条PCI-E 3.0 X16插槽和1条PCI-E X1插槽,最多支持四路SLI和CrossFireX多显卡技术。所以,可以。只要你电源足,处理器给力。===========================================6Gbps 扩展:七条清一色的PCI-E x16,通过搭配PLX桥接芯片而全部支持PCI-E 3.0,支持... 音频:Realtek ALC898八声道音频控制器 背部接口:一个键盘PS/2、四个USB 3.0(祥硕A...===========================================lk显卡插槽 PCI-E 3.0标准 PCI-E插槽 3×PCI-E X16显卡插槽 2×PCI-E X1插槽 PCI插槽 2×PCI插槽 le显卡插槽 PCI-E 3.0标准 PCI-E 2.0标准 PCI-E插槽 2×PCI-E X...===========================================
本文欢迎转载,转载请注明:转载自中国学网: []
用户还关注
可能有帮助pcie深入理解-电子产品世界论坛
pcie深入理解
以pc处理器&-&FPGA&-&DSP
1.处理器为内存分配的存储空间是否连续?
2 处理器是如何将采集的原始数据写入该块存储空间的?是写满分配的存储空间后再一起发送至PCIe接口,还是边写边发送?这两点都是由系统软件设计的吗?
3 处理器只为PCIe分配了一块存储区域,那存储器读写之间的地址冲突是如何解决的?
关键词:&&&&&&&&
1。处理器为内存分配空间可以连续,可以不连续,但是一个bar内的空间要连续
2。如果是PCIE定义的BAR空间在内存中的镜像,那么是边丢边发,如果是用于DMA的,那这个空间是可以另外定义的,需要FPGA逻辑来搬运,称之为DMA,当然,如果PC很闲的话,也可以PC一个一个往BAR空间放,然后由操作系统一个一个去搬。
3。处理器不仅仅为PCIE分配一块存储区域,这取决于你的BAR的数量,最多6个Bar。所有需要CPU以PIO方式读写的FPGA内部地址全部都得映射到PC分配的空间里。所以这个PIO空间不可太大,否则太占内存。大数据量的需要以DMA来实现
请教问题3:是否类似乒乓RAM?还是类似FIFO那样?
不是,协议规定PCIE设备最多有6个BAR,也就是说允许处理器为这个设备分配6段连续的存储空间。这样可以避免单一设备占用很大的存储空间,不利于内存利用。另外也便于下位机进行地址转换。一般是Bar0有类型0的CSR信息,Bar1放IO信息,BAR2,BAR3是基于查找表的地址配置,即给偏址,BAR4、5是直接地址,即给出来的地址为下面实际的地址。
不过如果是自己做,图简单的话,只用BAR0就可以了
在单个BAR里头,处理器分配的内存实际上是到根节点存储空间的映射。对PC系统来说就是桥片了。以Intel的南北桥结构为例,操作系统将地址,数据打包以后,经过北桥的内存控制器,通过DMA总线发到南桥上。南桥上的root端(根据经验猜测,有一堆128Byte深度缓存),将每个包的数据放入一个独立的缓存中,然后根据这些包的VC号,事务号,以及对应通道的信用值来排列发送顺序。同时向端点汇报自己的信用值(缓存剩余量)。这里对操作系统内存而言,应该是FIFO式的,但是对root而言,应该是类似双口的结构。
我没写过驱动,具体请freefpga指正
现在的芯片组既root中会有多个DRAM的控制器,形成多个内存通道,不同通道间数据可以并行操作提高带宽,在驱动中如果可能不要分配非缓存内存否则CPU读写起来效率很底
那BAR0还是要有吧,不然CSR信息没地方写啊,只搞一个很小的好了,大部分数据操作都走DMA,只有少量控制的走内存
我用BAR0来存取硬件和软件的接口寄存器
我用内存中BAR0存取有效图像数据,那pc和FPGA之间的控制寄存器地址如何设置才能被PC和FPGA访问到呢?
例如:我将内存中的BAR0分成读写两部分,当pc系统软件向读数据部分的bar内存空间写入数据后,想通知FPGA发读请求来取数据,这个通知指示我想通过PC写FPGA内的一个寄存器,来告诉FPGA,那么这个寄存器的地址该如何设置?PCIe的设备寄存器中有供用户用的这种可读可写的寄存器吗
匿名不能发帖!请先 [
Copyright (C) 《电子产品世界》杂志社 版权所有}

我要回帖

更多关于 6700k pcie通道 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信