stm32的tim8可以映射到哪些stm32f103引脚图

查看: 3201|回复: 7
MiniSTM32F103 如何查看TIM8使用的是那些GPIO引脚?
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
原理图上标出了一些定时器使用的GPIO引脚,但是TIM8定时器没有标出使用那些GPIO引脚,请问如何查看TIM8使用那些GPIO引脚?
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
有人能解答一下吗?
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
刚开始学STM32。
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
主题帖子精华
在线时间36 小时
回复【5楼】埃兰迪尔:
---------------------------------
看数据手册,STM32参考资料-&STM32中文数据手册-&STM32F103x8B_DS_CH_V10.pdf引脚定义
站在巨人的肩膀上不断的前进。。。
主题帖子精华
初级会员, 积分 167, 距离下一级还需 33 积分
在线时间6 小时
回复【楼主位】埃兰迪尔:
---------------------------------
MiniSTM32好像没有TIM8,就只有4个定时器,定时1-4
主题帖子精华
初级会员, 积分 59, 距离下一级还需 141 积分
在线时间0 小时
这是ALIENTEK&MiniSTM32开发板的核心芯片,型号为:STM32F103RBT6。该芯片具有20K&SRAM、128K&FLASH、3个普通的16位定时器、一个16位的高级定时器、2个SPI、2个IIC、3个串口、1个USB、1个CAN、2个12位的ADC、51个通用IO口。
"原子哥”推荐 /1
资料包括正点原子开发板全套视频,源码,手册等。原子粉丝请关注公众号。
Powered bySTM32寄存器列表 高级定时器T1和T8相关寄存器
TIMx_CR1(TIM1和TIM8控制寄存器1)
9-8位:CKD[1:0]时钟分频因子,定义在定时器时钟(CK_INT)频率与数字滤波器(ETR,TIx)使用的采样频率之间的分频比例。
& & &定义:00(tDTS = tCK_INT),01(tDTS = 2 x tCK_INT),10(tDTS = 4 x tCK_INT)11:保留
7位:ARPE:自动重装载预装载允许位,定义:0(TIMx_ARR寄存器没有缓冲),1(TIMx_ARR寄存器被装入缓冲器)
6-5位:CMS[1:0]选择中央对齐模式,定义:00:边沿对齐模式。计数器依据方向位(DIR)向上或向下计数。
& & &01(中央对齐模式1。计数器交替地向上和向下计数。配置为输出的通道(TIMx_CCMRx寄存器中CCxS=00)的输出比较中断标志位,只在计数器向下计数时被设置)
& & &10(中央对齐模式2。计数器交替地向上和向下计数。配置为输出的通道(TIMx_CCMRx寄存器中CCxS=00)的输出比较中断标志位,只在计数器向上计数时被设置)
& & 11(中央对齐模式3,计数器交替地向上和向下计数,配置为输出的通道(TIMx_CCMRx寄存器中CCxS=00)的输出比较中断标志位,在计数器向上和向下计数时均被设置
& & &注:在计数器开启时(CEN=1),不允许从边沿对齐模式转换到中央对齐模式。
4位:DIR:方向,定义:0(计数器向上计数),1(计数器向下计数),注:当计数器配置为中央对齐模式或编码器模式时,该位为只读
3位:OPM:单脉冲模式,定义:0(在发生更新事件时,计数器不停止),1(在发生下一次更新事件(清除CEN位)时,计数器停止)
2位:URS:更新请求源,软件通过该位选择UEV事件的源,0(如果使能更新中断或DMA请求,则计数器溢出/下溢-设置UG位-从模式控制器产生的更新会产生)
& & & & &1:如果使能了更新中断或DMA请求,则只有计数器溢出/下溢才产生更新中断或DMA请求
1位:UDIS禁止更新,软件通过该位允许/禁止UEV事件的产生,0:允许UEV。更新(UEV)事件由计数器溢出/下溢,设置UG位,从模式控制器产生的更新,事件产生
& & & & & 具有缓存的寄存器被装入它们的预装载值
& & 1:禁止UEV。不产生更新事件,影子寄存器(ARR、PSC、CCRx)保持它们的值。如果设置了UG位或从模式控制器发出了一个硬件复位,
& & & &则计数器和预分频器被重新初始化。
0位:CEN使能计数器,定义:0(禁止计数器),1(使能计数器)注:在软件设置了CEN位后,外部时钟、门控模式和编码器模式才能工作。
& & 触发模式可以自动地通过硬件设置CEN位。在单脉冲模式下,当发生更新事件时,CEN被自动清除。
TIMx_CR2(TIM1和TIM8控制寄存器2)
13,11,9位:OIS(1-4)N输出空闲状态(OC1N),定义:0(当MOE=0时,如果实现了OC1N,则死区后OC1=0),1(:当MOE=0时,如果实现了OC1N,则死区后OC1=1)
& & & & & 注:已经设置了LOCK(TIMx_BKR寄存器)级别1、2或3后,该位不能被修改
14,12,10,8位:OIS1输出空闲状态1(OC1输出),定义:0(当MOE=0时,如果实现了OC1N,则死区后OC1=0),1(当MOE=0时,如果实现了OC1N,则死区后OC1=1)
& & & & & & &注:已经设置了LOCK(TIMx_BKR寄存器)级别1、2或3后,该位不能被修改
7位:TI1S-TI1选择,定义:0(TIMx_CH1引脚连到TI1输入),1(TIMx_CH1、TIMx_CH2和TIMx_CH3引脚经异或后连到TI1输入)
6-4位:MMS主模式选择,这3位用于选择在主模式下送到从定时器的同步信息(TRGO)定义:
& & & 000:复位 – TIMx_EGR寄存器的UG位被用于作为触发输出(TRGO)。如果是触发输入产生的复位(从模式控制器处于复位模式),
& & & & & & & & & &则TRGO上的信号相对实际的复位会有一个延迟
& & & 001:使能 – 计数器使能信号CNT_EN被用于作为触发输出(TRGO)。有时需要在同一时间启动多个定时器或控制在一段时间内使能从定时器。
& & & & & & & & & &计数器使能信号是通过CEN控制位和门控模式下的触发输入信号的逻辑或产生。
& & & & & &当计数器使能信号受控于触发输入时,TRGO上会有一个延迟,除非选择了主/从模式(见TIMx_SMCR寄存器中MSM位的描述)。
& & & 010:更新 – 更新事件被选为触发输入(TRGO)。例如,一个主定时器的时钟可以被用作一个从定时器的预分频器
& & & 011:比较脉冲 – 在发生一次捕获或一次比较成功时,当要设置CC1IF标志时(即使它已经为高),触发输出送出一个正脉冲(TRGO)
& & & 100:比较 – OC1REF信号被用于作为触发输出(TRGO) &101:比较 – OC2REF信号被用于作为触发输出(TRGO)
& & & 110:比较 – OC3REF信号被用于作为触发输出(TRGO) &111:比较 – OC4REF信号被用于作为触发输出(TRGO)
3位:CCDS:捕获/比较的DMA选择,定义:0(当发生CCx事件时,送出CCx的DMA请求),1(当发生更新事件时,送出CCx的DMA请求)
2位:CCUS:捕获/比较控制更新选择,定义:0(如果捕获/比较控制位是预装载的(CCPC=1),只能通过设置COM位更新它们)
& & & & & 1(如果捕获/比较控制位是预装载的(CCPC=1),可以通过设置COM位或TRGI上的一个上升沿更新它们),注:该位只对具有互补输出的通道起作用
0位:CCPC捕获/比较预装载控制位,定义:0(CCxE,CCxNE和OCxM位不是预装载的),1(CCxE,CCxNE和OCxM位是预装载的;设置该位后,它们只在设置了COM位后被更新)
TIMx_SMCR(TIM1和TIM8从模式控制寄存器)
15位:ETP外部触发极性,定义:0(ETR不反相,高电平或上升沿有效),1(ETR被反相,低电平或下降沿有效)
14位:ECE外部时钟使能位,定义:0(禁止外部时钟模式2),1(使能外部时钟模式2,计数器由ETRF信号上的任意有效边沿驱动)
& & &注1:设置ECE位与选择外部时钟模式1并将TRGI连到ETRF(SMS=111和TS=111)具有相同功效
& & &注2:下述从模式可以与外部时钟模式2同时使用:复位模式,门控模式和触发模式;但是,这时TRGI不能连到ETRF(TS位不能是’111’)。
& & &注3:外部时钟模式1和外部时钟模式2同时被使能时,外部时钟的输入是ETRF
13位:ETPS[1:0]:外部触发预分频,外部触发信号ETRP的频率必须最多是TIMxCLK频率的1/4。当输入较快的外部时钟时,可以使用预分频降低ETRP的频率
& & & & & & & & 定义:00(关闭预分频),01(ETRP/2),10(ETRP/4),11(ETRP/8)
11-8位:ETF外部触发滤波,这些位定义了对ETRP信号采样的频率和对ETRP数字滤波的带宽。实际上,数字滤波器是一个事件计数器,它记录到N个事件后
& & & &会产生一个输出的跳变,定义:0000(无滤波器,以fDTS采样)0001(采样频率fSAMPLING=fCK_INT,N=2)0010(采样频率fSAMPLING=fCK_INT,N=4)
& & & &0011(采样频率fSAMPLING=fCK_INT,N=8)0100(采样频率fSAMPLING=fDTS/2,N=6)0101(采样频率fSAMPLING=fDTS/2,N=8)
& & & &0110(采样频率fSAMPLING=fDTS/4,N=6)0111(采样频率fSAMPLING=fDTS/4,N=8)1000(采样频率fSAMPLING=fDTS/8,N=6)
& & & &1001(采样频率fSAMPLING=fDTS/8,N=8)1010(采样频率fSAMPLING=fDTS/16,N=5)1011:采样频率fSAMPLING=fDTS/16,N=6
& & & &1100(采样频率fSAMPLING=fDTS/16,N=8)1101(采样频率fSAMPLING=fDTS/32,N=5)1110(采样频率fSAMPLING=fDTS/32,N=6)
& & & &1111(采样频率fSAMPLING=fDTS/32,N=8)
7位:MSM主/从模式,定义:0(无作用),1:触发输入(TRGI)上的事件被延迟了,以允许在当前定时器(通过TRGO)与它的从定时器间的完美同步。
& & & & & & & & & & & 这对要求把几个定时器同步到一个单一的外部事件时是非常有用的
6-4位:TS[2:0]触发选择,这3位选择用于同步计数器的触发输入,定义:000(内部触发0(ITR0),001(内部触发1(ITR1),010(内部触发2(ITR2),
& & &011(内部触发3(ITR3),100(TI1的边沿检测器(TI1F_ED),101(滤波后的定时器输入1(TI1FP1),110(滤波后的定时器输入2(TI2FP2),111(外部触发输入(ETRF)
2-0位:SMS[2:0]从模式选择,当选择了外部信号,触发信号(TRGI)的有效边沿与选中的外部输入极性相关,定义
& & & 000:关闭从模式 – 如果CEN=1,则预分频器直接由内部时钟驱动。001:编码器模式1 – 根据TI1FP1的电平,计数器在TI2FP2的边沿向上/下计数。
& & & 010:编码器模式2 – 根据TI2FP2的电平,计数器在TI1FP1的边沿向上/下计数。
& & & 011:编码器模式3-根据另一个信号的输入电平,计数器在TI1FP1和TI2FP2的边沿向上/下计数。
& & & 100:复位模式 – 选中的触发输入(TRGI)的上升沿重新初始化计数器,并且产生一个更新寄存器的信号。
& & & 101:门控模式 – 当触发输入(TRGI)为高时,计数器的时钟开启。一旦触发输入变为低,则计数器停止(但不复位)。计数器的启动和停止都是受控的。
& & & 110:触发模式 – 计数器在触发输入TRGI的上升沿启动(但不复位),只有计数器的启动是受控的。
& & & 111:外部时钟模式1 – 选中的触发输入(TRGI)的上升沿驱动计数器。
注:如果TI1F_EN被选为触发输入(TS=100)时,不要使用门控模式。这是因为,TI1F_ED在每次TI1F变化时输出一个脉冲,然而门控模式是要检查触发输入的电平。
TIMx_DIER(TIM1和TIM8 DMA/中断使能寄存器)
14位:TDE:允许触发DMA请求,定义:0(禁止),1(允许)
13位:COMDE:允许COM的DMA请求,定义:0(禁止),1(允许)
12,11,10,9位:CC(4-1)DE,允许捕获/比较(4-1)的DMA请求,定义:0(禁止),1(允许)
8位:UDE允许更新的DMA请求,定义:0(禁止),1(允许)
7位:BIE允许刹车中断,定义:0(禁止),1(允许)
6位:TIE:触发中断使能,定义:0(禁止),1(允许)
5位:COMIE允许COM中断,定义:0(禁止),1(允许)
4,3,2,1位:CC(4-1)IE允许捕获/比较(4-1)中断,定义:0(禁止),1(允许)
0位:UIE允许更新中断,定义:0(禁止),1(允许)
TIMx_SR(TIM1和TIM8状态寄存器)
12,11,10,9位:CC(4-1)OF捕获/比较(4-1)重复捕获标记,仅当相应的通道被配置为输入捕获时,该标记可由硬件置1。写0可清除该位,
& & & & & & &定义:0(无重复捕获),1(计数器的值被捕获到TIMx_CCR1寄存器时,CC1IF的状态已经为’1)
7位:BIF刹车中断标记,一旦刹车输入有效,由硬件对该位置’1’如果刹车输入无效,则该位可由软件清’0’.定义:0(无刹车事件),1(刹车检测到有效电平
6位:TIF:触发器中断标记,当发生触发事件(当从模式控制器处于除门控模式外的其它模式时,在TRGI输入端检测到有效边沿,或门控模式下的任一边沿)
& & & & &时由硬件对该位置’1’。它由软件清’0’。定义:0(无触发事件),1(触发中断等待响应)
5位:COMIFCOM中断标记,一旦产生COM事件(当捕获/比较控制位:CCxE、CCxNE、OCxM已被更新)该位由硬件置’1’。它由软件清’0’。定义:0(无事件),1(有)
4,3,2,1位:CC(4-1)IF捕获/比较(4-1)中断标记,如果通道CC1配置为输出模式,当计数器值与比较值匹配时该位由硬件置1,但在中心对称模式下除外。
& & & & & (参考TIMx_CR1寄存器的CMS位)。它由软件清’0’。定义:0(无匹配发生),1(TIMx_CNT的值与TIMx_CCR1的值匹配)
& & & & & 当TIMx_CCR1的内容大于TIMx_APR的内容时,在向上或向上/下计数模式时计数器溢出,或向下计数模式时的计数器下溢条件下,CC1IF位变高
& & & & & 如果通道CC1配置为输入模式,当捕获事件发生时该位由硬件置’1’,它由软件清’0’或通过读TIMx_CCR1清’0’。
& & & & &定义:0(无输入捕获产生),1(计数器值已被捕获(拷贝)至TIMx_CCR1(在IC1上检测到与所选极性相同的边沿))
0位:UIF:更新中断标记,当产生更新事件时该位由硬件置’1’。它由软件清’0’定义:0(无更新事件产生),1(更新中断等待响应。当寄存器被更新时该位由硬件置’1’)
& & & & &若TIMx_CR1寄存器的UDIS=0,当重复计数器数值上溢或下溢时(重复计数器=0时产生更新事件)。
& & & & &若TIMx_CR1寄存器的URS=0、UDIS=0,当设置TIMx_EGR寄存器的UG=1时产生更新事件,通过软件对计数器CNT重新初始化时
& & & & &若TIMx_CR1寄存器的URS=0、UDIS=0,当计数器CNT被触发事件重新初始化时。(参考13.4.3: TIM1和TIM8从模式控制寄存器(TIMx_SMCR))
TIMx_EGR(TIM1和TIM8事件产生寄存器)
7位:BG产生刹车事件(软件置1,硬件清0),定义:0(无动作),1(产生一个刹车事件。此时MOE=0、BIF=1,若开启对应的中断和DMA,则产生相应的中断和DMA)
6位:TG产生触发事件(软件置1,硬件清0),定义:0(无动作),1(TIMx_SR寄存器的TIF=1,若开启对应的中断和DMA,则产生相应的中断和DMA)
5位:COMG捕获/比较事件,产生控制更新(软件置1,硬件清0),定义:0(无动作),1(当CCPC=1,允许更新CCxE、CCxNE、OCxM位)注:该位只对拥有互补输出的通道有效
4,3,2,1位:CC(4-1)G:产生捕获/比较(4-1)事件(软件置1,硬件清0),定义:0(无动作),1(在通道CC1上产生一个捕获/比较事件)
& & & & & 若通道CC1配置为输出,设置CC1IF=1,若开启对应的中断和DMA,则产生相应的中断和DMA
& & & & & 若通道CC1配置为输入,当前的计数器值被捕获至TIMx_CCR1寄存器;设置CC1IF=1,若开启对应的中断和DMA,则产生相应的中断和DMA。若CC1IF已经为1,则设置CC1OF=1
& & & & & 则设置CC1OF=1
0位:UG产生更新事件(软件置1,硬件清0),定义:0(无动作),1(重新初始化计数器,并产生一个更新事件。注意预分频器的计数器也被清’0’
& & (但是预分频系数不变)。若在中心对称模式下或DIR=0(向上计数)则计数器被清’0’;若DIR=1(向下计数)则计数器取TIMx_ARR的值)
TIMx_ARR(TIM1和TIM8自动重装载寄存器)
15-0位:ARR[15:0]自动重装载的值,ARR包含了将要传送至实际的自动重装载寄存器的数值,当自动重装载的值为空时,计数器不工作
TIMx_CCMR1(TIM1和TIM8捕获/比较模式寄存器1)
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
OC2CE OC2M[2:0] OC2PE OC2FE CC2S[1:0] OC1CE OC1M[2:0] OC1PE OC1FE CC1S[1:0]
IC2F[3:0] IC2PSC[1:0] IC1F[3:0] IC1PSC[1:0]
TIMx_CCMR2(TIM1和TIM8捕获/比较模式寄存器2)
输出比较和输入捕获功能不同,在寄存器中的设置也不同。
输出比较模式
15位:OC2CE:输出比较2清0使能
14-12位:OC2M[2:0]:输出比较2模式
11位:OC2PE:输出比较2预装载使能
10位:OC2FE:输出比较2快速使能
9-8位:CC2S[1:0]:捕获/比较2选择,该位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC2通道被配置为输出) 01(CC2通道被配置为输入,IC2映射在TI2上)
& & & 10(CC2通道被配置为输入,IC2映射在TI1上) 11(CC2通道被配置为输入,IC2映射在TRC上。此模式仅工作在内部触发器输入被选中时。
& & & (由TIMx_SMCR寄存器的TS位选择),注:CC2S仅在通道关闭时(TIMx_CCER寄存器的CC2E=0)才是可写的。
9-8位:CC4S[1:0]:捕获/比较4选择;该位定义通道的方向(输入/输出);及输入脚的选择,定义:00(CC4通道被配置为输出)01(CC4通道被配置为输入,IC4映射在TI4上)
& & & 10(CC4通道被配置为输入,IC4映射在TI3上) 11(CC4通道被配置为输入,IC4映射在TRC上。此模式仅工作在内部触发器输入被选中时。
& & & (由TIMx_SMCR寄存器的TS位选择),注:CC4S仅在通道关闭时(TIMx_CCER寄存器的CC4E=0)才是可写的。
7位:OC1CE:输出比较1清’0’使能,定义:0(OC1REF 不受ETRF输入的影响),1(一旦检测到ETRF输入高电平,清除OC1REF=0)
6-4位:OC1M[2:0]输出比较1模式,该3位定义了输出参考信号OC1REF的动作,而OC1REF决定了OC1、OC1N的值。OC1REF是高电平有效,而OC1、OC1N
& & & 的有效电平取决于CC1P、CC1NP位,定义:000(冻结。输出比较寄存器TIMx_CCR1与计数器TIMx_CNT间的比较对OC1REF不起作用)
& & & 001(匹配时设置通道1为有效电平。当计数器TIMx_CNT的值与捕获/比较寄存器1 (TIMx_CCR1)相同时,强制OC1REF为高),010(强制OC1REF为低)
& & & 011(翻转。当TIMx_CCR1=TIMx_CNT时,翻转OC1REF的电平)100(强制为无效电平。强制OC1REF为低)101(强制OC1REF为高)
& & & 110:PWM模式1- 在向上计数时,一旦TIMx_CNT&TIMx_CCR1时通道1为有效电平,否则为无效电平;在向下计数时,一旦TIMx_CNT&TIMx_CCR1时通道1
& & & & & &为无效电平(OC1REF=0),否则为有效电平(OC1REF=1)。
& & & 111:PWM模式2- 在向上计数时,一旦TIMx_CNT&TIMx_CCR1时通道1为无效电平,否则为有效电平;在向下计数时,一旦TIMx_CNT&TIMx_CCR1时通道1
& & & & & &为有效电平,否则为无效电平。
& & & 注1:一旦LOCK级别设为3(TIMx_BDTR寄存器中的LOCK位)并且CC1S=00(该通道配置成输出)则该位不能被修改。
& & & 注2:在PWM模式1或PWM模式2中,只有当比较结果改变了或在输出比较模式中从冻结模式切换到PWM模式时,OC1REF电平才改变。
3位:OC1PE输出比较1预装载使能,定义:0(禁止TIMx_CCR1寄存器的预装载功能,可随时写入TIMx_CCR1寄存器,并且新写入的数值立即起作用)
& & 1(开启TIMx_CCR1寄存器的预装载功能,读写操作仅对预装载寄存器操作,TIMx_CCR1的预装载值在更新事件到来时被加载至当前寄存器中)
& & 注1:一旦LOCK级别设为3(TIMx_BDTR寄存器中的LOCK位)并且CC1S=00(该通道配置成输出)则该位不能被修改。
& & 注2:仅在单脉冲模式下(TIMx_CR1寄存器的OPM=1),可以在未确认预装载寄存器情况下使用PWM模式,否则其动作不确定
2位:OC1FE输出比较1 快速使能,该位用于加快CC输出对触发输入事件的响应,定义:
& & 0(根据计数器与CCR1的值,CC1正常操作,即使触发器是打开的。当触发器的输入有一个有效沿时,激活CC1输出的最小延时为5个时钟周期)
& & 1(输入到触发器的有效沿的作用就象发生了一次比较匹配。因此,OC被设置为比较电平而与比较结果无关。采样触发器的有效沿和CC1输出间的延时被缩短为
& & & 3个时钟周期)OCFE只在通道被配置成PWM1或PWM2模式时起作用。
1-0位:CC1S[1:0]捕获/比较1 选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC1通道被配置为输出),01(CC1通道被配置为输入,IC1映射在TI1上)
& 10(CC1通道被配置为输入,IC1映射在TI2上),11(CC1通道被配置为输入,IC1映射在TRC上.此模式仅工作在内部触发器输入被选中时(由TIMx_SMCR寄存器的TS位选择)
& & 注:CC1S仅在通道关闭时(TIMx_CCER寄存器的CC1E=0)才是可写的。
1-0位:CC3S[1:0]捕获/比较3 选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC3通道被配置为输出),01(CC3通道被配置为输入,IC3映射在TI3上)
& 10(CC3通道被配置为输入,IC3映射在TI4上),11(CC3通道被配置为输入,IC3映射在TRC上.此模式仅工作在内部触发器输入被选中时(由TIMx_SMCR寄存器的TS位选择)
& & 注:CC3S仅在通道关闭时(TIMx_CCER寄存器的CC3E=0)才是可写的。
输入捕获模式
15-12位:输入捕获2滤波器
11-10位:CC2S[1:0]输入/捕获2预分频器
9-8位:CC2S[1:0]捕获/比较2选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC2通道被配置为输出)01(CC2通道被配置为输入,
& & & IC2映射在TI2上),10(CC2通道被配置为输入,IC2映射在TI1上),11(CC2通道被配置为输入,IC2映射在TRC上),此模式仅工作在内部触发器输入被选中时
& & & (由TIMx_SMCR寄存器的TS位选择),注:CC2S仅在通道关闭时(TIMx_CCER寄存器的CC2E=0)才是可写的。
9-8位:CC4S[1:0]捕获/比较4选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC4通道被配置为输出)01(CC4通道被配置为输入,
& & & IC4映射在TI4上),10(CC4通道被配置为输入,IC4映射在TI3上),11(CC4通道被配置为输入,IC4映射在TRC上),此模式仅工作在内部触发器输入被选中时
& & & (由TIMx_SMCR寄存器的TS位选择),注:CC2S仅在通道关闭时(TIMx_CCER寄存器的CC4E=0)才是可写的。
7-4位:IC1F[3:0]:输入捕获1滤波器,这几位定义了TI1输入的采样频率及数字滤波器长度,数字滤波器由一个事件计数器组成,记录到N个事件后会产生一个输出的跳变
& &定义:0000(无滤波器,以fDTS采样)0010(采样频率fSAMPLING=fCK_INT,N=4)0011(采样频率fSAMPLING=fCK_INT,N=8)0100(fSAMPLING=fDTS/2,N=6)
& & & & &0101(fSAMPLING=fDTS/2,N=8),0110(fSAMPLING=fDTS/4,N=6),0111(fSAMPLING=fDTS/4,N=8),1000(fSAMPLING=fDTS/8,N=6)
& & & & &1001(fSAMPLING=fDTS/8,N=8),1010(fSAMPLING=fDTS/16,N=5),1011(fSAMPLING=fDTS/16,N=6),1100(fSAMPLING=fDTS/16,N=8)
& & & & &1101(fSAMPLING=fDTS/32,N=5),0110(fSAMPLING=fDTS/4,N=6),1110(fSAMPLING=fDTS/32,N=6),0111(fSAMPLING=fDTS/4,N=8)
& & & & &1111(fSAMPLING=fDTS/32,N=8)
3-2位:IC1PSC[1:0]输入/捕获1预分频器,这2位定义了CC1输入(IC1)的预分频系数,一旦CC1E=0(TIMx_CCER寄存器中),则预分频器复位。
& & & 00(无预分频器,捕获输入口上检测到的每一个边沿都触发一次捕获),01(每2个事件触发一次捕获),10(每4个事件触发一次捕获),11(每8个事件触发一次捕获)
1-0位:CC1S[1:0]捕获/比较1选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC1通道被配置为输出),01(CC1通道被配置为输入,IC1映射在TI1上 & & &
& & & 10(CC1通道被配置为输入,IC1映射在TI2上),11:CC1通道被配置为输入,IC1映射在TRC上。此模式仅工作在内部触发器输入被选中时
& & & (由TIMx_SMCR寄存器的TS位选择)。注:CC1S仅在通道关闭时(TIMx_CCER寄存器的CC1E=0)才是可写的。
1-0位:CC3S[1:0]捕获/比较3选择,这2位定义通道的方向(输入/输出),及输入脚的选择,定义:00(CC3通道被配置为输出),01(CC3通道被配置为输入,IC3映射在TI3上 & & &
& & & 10(CC3通道被配置为输入,IC3映射在TI4上),11:CC3通道被配置为输入,IC3映射在TRC上。此模式仅工作在内部触发器输入被选中时
& & & (由TIMx_SMCR寄存器的TS位选择)。注:CC3S仅在通道关闭时(TIMx_CCER寄存器的CC3E=0)才是可写的。
TIMx_CCER(TIM1和TIM8捕获/比较使能寄存器)
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
CC4P CC4E CC3NP CC3NE CC3P CC3E CC2NP CC2NE CC2P CC2E CC1NP CC1NE CC1P CC1E
11,7,3位:CC(3-1)NP:输入/捕获3互补输出极性,定义:0(OC1N高电平有效),1(OC1N低电平有效)
& & & & & 注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为3或2且CC1S=00(通道配置为输出)则该位不能被修改
10,6,2位:CC3(3-1)NE:输入/捕获3互补输出使能,定义:0(关闭- OC1N禁止输出,因此OC1N的电平依赖于MOE、OSSI、OSSR、OIS1、OIS1N和CC1E位的值)
& & & & 1(开启- OC1N信号输出到对应的输出引脚,其输出电平依赖于MOE、OSSI、OSSR、OIS1、OIS1N和CC1E位的值。
13,9,5,1位:CC(4-1)P:输入/捕获3输出极性,定义:CC1通道配置为输出-0(OC1高电平有效),1(OC1低电平有效)
& & & & & & CC1通道配置为输入:该位选择是IC1还是IC1的反相信号作为触发或捕获信号,0:不反相:捕获发生在IC1的上升沿;当用作外部触发器时,IC1不反相。
& & & & & & 1(相反,捕获发生在IC1的下降沿)注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为3或2,则该位不能被修改
128,4,0位:CC(4-1)E:输入/捕获3输出使能,定义:CC1通道配置为输出-
& & & & & & & & & & & 0(关闭- OC1禁止输出,因此OC1的输出电平依赖于MOE、OSSI、OSSR、OIS1、OIS1N和CC1NE位的值),1(开启)
& & & & & & & & & & & CC1通道配置为输入,该位决定了计数器的值是否能捕获入TIMx_CCR1寄存器。0(捕获禁止),1(捕获使能)
表75 带刹车功能的互补输出通道OCx和OCxN的控制位(P245)
TIMx_CNT(TIM1和TIM8计数器)
0-15位:CNT[15:0]计数器的值
TIMx_PSC(TIM1和TIM8预分频器)
0-15位:PSC[15:0]预分频器的值,计数器的时钟频率(CK_CNT)等于fCK_PSC/( PSC[15:0]+1)。
& & & &PSC包含了每次当更新事件产生时,装入当前预分频器寄存器的值;更新事件包括计数器被TIM_EGR的UG位清’0’或被工作在复位模式的从控制器清’0’
TIMx_RCR(TIM1和TIM8重复计数寄存器)
7-0位:开启了预装载功能后,这些位允许用户设置比较寄存器的更新速率(即周期性地从预装载寄存器传输到当前寄存器);如果允许产生更新中断,则会同时影响产生
& & & 更新中断的速率。每次向下计数器REP_CNT达到0,会产生一个更新事件并且计数器REP_CNT重新从REP值开始计数。由于REP_CNT只有在周期更新事件U_RC
& & & 发生时才重载REP值,因此对TIMx_RCR寄存器写入的新值只在下次周期更新事件发生时才起作用。
& & & 这意味着在PWM模式中,(REP+1)对应着:- 在边沿对齐模式下,PWM周期的数目;- 在中心对称模式下,PWM半周期的数目;
TIMx_CCR1(TIM1和TIM8捕获/比较寄存器1)
TIMx_CCR2(TIM1和TIM8捕获/比较寄存器2)
TIMx_CCR3(TIM1和TIM8捕获/比较寄存器3)
TIMx_CCR4(TIM1和TIM8捕获/比较寄存器4)
15-0位:CCR1[15:0]: 捕获/比较通道1的值,若CC1通道配置为输出,CCR1包含了装入当前捕获/比较1寄存器的值(预装载值)
& & & &如果在TIMx_CCMR1寄存器(OC1PE位)中未选择预装载功能,写入的数值会立即传输至当前寄存器中。否则只有当更新事件发生时,
& & & &此预装载值才传输至当前捕获/比较1寄存器中。当前捕获/比较寄存器参与同计数器TIMx_CNT的比较,并在OC1端口上产生输出信号。
& & & &若CC1通道配置为输入,CCR1包含了由上一次输入捕获1事件(IC1)传输的计数器值。
TIMx_BDTR(TIM1和TIM8刹车和死区寄存器)
注释: 根据锁定设置,AOE、BKP、BKE、OSSI、OSSR和DTG[7:0]位均可被写保护,有必要在第一次写入TIMx_BDTR寄存器时对它们进行配置
15位:MOE主输出使能,一旦刹车输入有效,该位被硬件异步清’0’。根据AOE位的设置值,该位可以由软件清’0’或被自动置1。它仅对配置为输出的通道有效。
& & &定义:0(禁止OC和OCN输出或强制为空闲状态),1(如果设置了相应的使能位(TIMx_CCER寄存器的CCxE、CCxNE位),则开启OC和OCN输出。)
14位:AOE自动输出使能,定义:0(MOE只能被软件置’1’),1(MOE能被软件置’1’或在下一个更新事件被自动置’1’(如果刹车输入无效)
& & &注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为’1’,则该位不能被修改
13位:BKP刹车输入极性,定义:0(刹车输入低电平有效),1(刹车输入高电平有效),注:任何对该位的写操作都需要一个APB时钟的延迟以后才能起作用
& & &注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为’1’,则该位不能被修改。
12位:BKE刹车功能使能,定义:0(禁止刹车输入(BRK及CCS时钟失效事件),1(开启),注:任何对该位的写操作都需要一个APB时钟的延迟以后才能起作用
& & &注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为’1’,则该位不能被修改。
11位:OSSR运行模式下“关闭状态”选择,该位用于当MOE=1且通道为互补输出时。没有互补输出的定时器中不存在OSSR位,定义:
& & &0(当定时器不工作时,禁止OC/OCN输出(OC/OCN使能输出信号=0))
& & &1(当定时器不工作时,一旦CCxE=1或CCxNE=1,首先开启OC/OCN并输出无效电平,然后置OC/OCN使能输出信号=1)
& & &注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为2,则该位不能被修改。
10位:OSSI空闲模式下“关闭状态”选择,该位用于当MOE=0且通道设为输出时,注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为2,则该位不能被修改。
& & &定义:0(当定时器不工作时,禁止OC/OCN输出(OC/OCN使能输出信号=0);
& & &1(当定时器不工作时,一旦CCxE=1或CCxNE=1,OC/OCN首先输出其空闲电平,然后OC/OCN使能输出信号=1。)
9-8位:LOOK[1:0]锁定设置,该位为防止软件错误而提供写保护,注:在系统复位后,只能写一次LOCK位,一旦写入TIMx_BDTR寄存器,则其内容冻结直至复位。
& & &定义:00(锁定关闭,寄存器无写保护),01(锁定级别1,不能写入TIMx_BDTR寄存器的DTG、BKE、BKP、AOE位和TIMx_CR2寄存器的OISx/OISxN位)
& & &10(锁定级别2,不能写入级别1中的各位,也不能写入CC极性位(一旦相关通道通过CCxS位设为输出,CC极性位是TIMx_CCER寄存器的CCxP/CCNxP位)OSSR/OSSI位
& & &11:锁定级别3,不能写入锁定级别2中的各位,也不能写入CC控制位(一旦相关通道通过CCxS位设为输出,CC控制位是TIMx_CCMRx寄存器的OCxM/OCxPE位);
7-0位:死区发生器设置,控制死区事件.DTG[7:5]=0xx =& DT=DTG[7:0] × Tdtg,Tdtg = TDTS;DTG[7:5]=10x =& DT=(64+DTG[5:0]) × Tdtg,Tdtg=2×TDTS;
& & & DTG[7:5]=110 =& DT=(32+DTG[4:0]) × Tdtg,Tdtg = 8 × TDTS;DTG[7:5]=111 =& DT=(32+DTG[4:0])× Tdtg,Tdtg = 16 × TDTS;
& & & 注:一旦LOCK级别(TIMx_BDTR寄存器中的LOCK位)设为1、2或3,则不能修改这些位。设DT表示其持续时间
TIMx_DCR(TIM1和TIM8 DMA控制寄存器)
12-8位:DBL[4:0]DMA连续传送长度,这些位定义了DMA在连续模式下的传送长度(当对TIMx_DMAR寄存器进行读或写时,定时器则进行一次连续传送),
& & & &即:定义传输的次数,传输可以是半字(双字节)或字节:00000:1次传输 00001:2次传输 ...... 00010:3次传输 ...... 10001:18次传输
4-0位:DBA[4:0]DMA基地址,这些位定义了DMA在连续模式下的基地址(当对TIMx_DMAR寄存器进行读或写时),DBA定义为从TIMx_CR1寄存器所在地址开始的偏移量
& & & 00000:TIMx_CR1, 00001:TIMx_CR2, 00010:TIMx_SMCR, ......
TIMx_DMAR(TIM1和TIM8连续模式的DMA地址)
15-0位:DMAB[15:0]DMA连续传送寄存器,对TIMx_DMAR寄存器的读或写会导致对以下地址所在寄存器的存取操作,TIMx_CR1地址 + DBA + DMA索引,其中:
& & & &"TIMx_CR1地址"是控制寄存器1(TIMx_CR1)所在的地址:"DBA"是TIMx_DCR寄存器中定义的基地址:"DMA索引"是由DMA自动控制的偏移量,
& & & &它取决于TIMx_DCR寄存器中定义的DBL。
相关日志:}

我要回帖

更多关于 stm32引脚重映射 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信