电源完整性仿真,什么是电源完整性仿真

Close 09581转一篇DDR SDRAM 电源完整性分析
Project: MOTOROLA X??Software:CST PCB STUDIO (对电源完整性分析使用的是 CST PCB STUDIO 里的频域有限元法对电源平面进行建模) Mentor HyperLynx PI说明:1: MTK 帮我们分析电源完整性是采用的 Sigrity(已被 Cadence 收购)。2: MTK 做的电源完整性分析包括板级电源完整性和芯片级电源完整性。也就是说 MTK 做的 PI-阻抗分析是从芯片 On-Die 端看进去。而由于我们缺乏芯片上的具体参数和模型,只能够做板级电源完整性,就是从电源引脚看进去的阻抗。其实对于我们板级开发来说,做好板级电源完整性分析已经足够。至于芯片级电源完整性的好与坏,我们无能为力(那是芯片设计要处理的问题)。1). 电容 C504、C505、C506、C507、C508、C509、C5010、C511、C512、C513、C514 为去耦电容(中频去耦电容)。主要为电源平面(DVDD_EMI)提供低阻抗。2). 电源平面本质上就是一个去耦电容(高频去耦电容,自谐振点SFR 位于 100Mhz 至 300Mhz 范围)。3). 而体电容(Buck Capacitor,VRM 刚输出时电源引脚上的电容)为低频去耦电容。Target Impedance: Ztarget = (V*5%)/(I*50%)= 1.8V*5%/(0.37A*50%)=500momh(Worst Case) Ztarget = (V*5%)/(I*20%or40%)=608momh 至 1.2 omh(都是可以接受的)说明:1. 目标阻抗比 MTK 给出的数值要小很多,是因为芯片的 WireBond 的寄生电感非常大,芯片上已有的片上去耦电容和片上电源平面也无法将阻抗拉低到板级的目标阻抗之下(片上去耦主要处理300Mhz 以上的 Transfer Impedance)。芯片上的电源完整性另有计算一套方法。2. 去耦电容的阻抗(仅仅考虑去耦电容,电源平面不加以考虑)上图的两根曲线,其中一根是将 C437 的 ESR=25mohm 和 ESR=2 mohm。仅仅影响低频。3. 去耦电容和电源平面阻抗曲线的叠加4. PDN 的阻抗(最终结果)5. HyperLynx 分析 PDN 的阻抗(与 CST PCBS STUDIO 作比较)&Results:1. 由于 HyperLynx 在考虑去耦电容的 ESL 的时候,会综合考虑具体电路板的叠成等各种因素,而 CST PCB STUDIO 着需要根据具体的经验或者需要自己事先获悉具体的参数值,所以存在一定的不确定性。2. CST PCB STUDIO 是基于频域有限元法。算法精度要比 HyperLynx 高3. 二者的仿真结果的趋势总体保持一致,总体上满足目标阻抗。用微信扫描二维码为老wu 打个赏 金额随意 快来“打”我呀 老wu要买六味地黄丸补补~~原创文章,转载请注明: 转载自
http://www.mr-wu.cn/本文链接地址:
http://www.mr-wu.cn/ddr-sdram-pi-simulation/相关好文推荐
用微信扫描二维码 为老 wu 打个赏求关注
微信扫一扫 关注博客订阅号 定期发布干货文章文章归档 文章归档 选择月份 2018年六月 &(21) 2018年五月 &(5) 2018年四月 &(12) 2018年三月 &(12) 2018年二月 &(20) 2018年一月 &(15) 2017年十二月 &(4) 2017年十一月 &(31) 2017年十月 &(17) 2017年九月 &(30) 2017年八月 &(20) 2017年七月 &(22) 2017年六月 &(27) 2017年五月 &(41) 2017年四月 &(4) 2017年三月 &(9) 2017年二月 &(12) 2017年一月 &(14) 2016年十二月 &(16) 2016年十一月 &(8) 2016年十月 &(5) 2016年九月 &(24) 2016年八月 &(38) 2016年七月 &(32) 2016年六月 &(3) 2016年五月 &(17) 2016年四月 &(14) 2016年三月 &(5) 2016年二月 &(33) 2016年一月 &(21) 2015年十二月 &(35) 2015年十一月 &(19) 2015年十月 &(20) 2015年九月 &(24) 2015年八月 &(41) 2015年七月 &(29) 2015年六月 &(33) 2015年五月 &(45) 2015年四月 &(11) 2015年三月 &(8) 2015年二月 &(11) 2015年一月 &(4) 2014年十二月 &(8) 2014年十一月 &(18) 2014年十月 &(35) 2014年九月 &(8) 2014年八月 &(1) 2014年七月 &(5)电源完整性设计_百度文库
您的浏览器Javascript被禁用,需开启后体验完整功能,
享专业文档下载特权
&赠共享文档下载特权
&10W篇文档免费专享
&每天抽奖多种福利
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
电源完整性设计
&&电源完整性设计,帮你设计出完美的单板电源。
阅读已结束,下载本文需要
想免费下载本文?
定制HR最喜欢的简历
下载文档到电脑,同时保存到云知识,更方便管理
加入VIP
还剩27页未读,
定制HR最喜欢的简历
你可能喜欢解读信号完整性与电源完整性解决方案
北京市北京市海淀区海淀西大街36号昊海楼B1
不限参加人数
活动已结束
解读信号完整性与电源完整性解决方案
北京市北京市海淀区海淀西大街36号昊海楼B1
不限参加人数
活动已结束
会议介绍在 2016 年,ADS 推出了全新的 SIPro 和 PIPro 仿真器,在保留电源和地网络完整信息的基础上,进行信号完整性的仿真,并进一步验证分析电源平面以及电源网络噪声对信号眼图的影响。助力您更精确的完成高速数据链路的设计与仿真。本次研讨会将从设计、仿真到测试整个流程进行全面解读。助您一站式完成信号完整性和电源完整性的设计验证。时间地点北京站时间:日地点:北京 IC 咖啡 地址:北京市海淀区海淀西大街36号昊海楼B1武汉站时间:日地点:武汉 IC 咖啡地址:武汉市洪山区光谷软件园光谷展示中心C栋二楼深圳站时间:日地点:深圳 IC 咖啡 上海站时间:日地点:上海 IC 咖啡 地址:上海市浦东新区张江高科技园区碧波路635号(张江高科地铁站5号口出)传奇广场3楼日程安排时间主题13:00 - 13:30是德科技信号完整性和电源完整性解决方案介绍13:30 - 14:30全新的 SIPro / PIPro 仿真技术14:30 - 15:00使用示波器查找并消除电路设计中的串扰15:00 - 15:20茶歇15:20 - 16:20ADS2016.01 新功能介绍:专注信号完整性应用16:20 - 16:50从时域到频域的电源完整性测试16:50 - 17:00调查及抽奖关于是德科技:是德科技(NYSE:KEYS)是全球领先的电子测量公司,通过在无线、模块化和软件解决方案等领域的不断创新,为您提供全新的测量体验。是德科技提供电子测量仪器、系统以及软件和服务,广泛应用于电子设备的设计、研发、制造、安装、部署和运营。2015 财年,是德科技收入达 29 亿美元。如欲了解是德科技的详细信息,请访问 www.keysight.com。
你可能感兴趣
04-11 14:00
04-11- 14:00
04-02 19:30
04-02- 19:30
04-11 14:00
04-11- 14:00
04-12 13:00
04-12- 13:00
04-15 10:00
04-15- 10:00
03-21 13:30
03-21- 13:30
04-18 14:00
04-18- 14:00
04-03 13:00
04-03- 13:00
活动发布者
Moore8摩尔吧
你可能感兴趣
04-11 14:00
04-11- 14:00
04-02 19:30
04-02- 19:30
04-11 14:00
04-11- 14:00
04-12 13:00
04-12- 13:00
04-15 10:00
04-15- 10:00
03-21 13:30
03-21- 13:30
04-18 14:00
04-18- 14:00
04-03 13:00
04-03- 13:00
长按识别二维码关注硬来微信获取电子票电源完整性设计概述电源完整性设计概述卿萃科技FPGA百家号由于芯片工艺不断改进,从0.35um、0.18um、0.13um到目前的40nm甚至28nm,芯片的内核电压也在不断降低,从3.3V、1.8V、1.5V到40nm器件的0.9V,芯片对电源的波动越来越敏感。与SI相比,电源完整性PI是一个比较新的概念,实际上PI也属于SI研究的范畴,它和SI之间的关系非常密切。保持电源的完整性,就是保持电源的稳定供电。在实际系统中,要做到这一点并不容易,因为系统中总是存在着不同频率的噪声。首先需要把电源分配系统与外界很好的隔离起来,电源系统与外界主要的连接途径是电压调整模块,通常总是需要在电压调整模块的附近使用T型或者PI型滤波网络。以放置低频噪声串入。同时大电容也提供了一个电荷的蓄水池,及时提供电压调整模块所不能供给的电流。另外,系统内部的一些元件会产生高频的电源噪声,例如在数字逻辑门在翻转的时候,瞬间会从电源平面汲取一定的电流。电流值虽然不是很大,但是速度很快,如果是电源分配系统的阻抗,电源平面不能及时提供这些电流,那么就会在这里产生翻转噪声。如果PCB去耦处理不当,这个电源噪声就会波及整个电源地平面。与此相类似,当信号线穿过一个过孔,切换信号的参考平面时,例如由地平面切换到电源平面,相应的会在过孔附近的电源平面和地平面之间形成一个回路电流,这个回路电流同样会成为系统噪声,波及整个电源分布系统。同步开关噪声同步开关噪声(SSN)是指由于多个输出同时发生翻转而引起的感应噪声。要搞清楚SSN的原理,必须从不同的层面来分析。下图所示,电源分配系统的感抗表示,同时也把硅片到PCB电源之间的连线感抗也表示出来。SSN模型从芯片级来考虑,如果多个IO同时由“1”到“0”翻转,会在地脚上产生较大的变化电流,上图实线箭头部分,由于芯片电感的存在,而电感的特性是产生一个反向电动势来抵抗电流的变化,因此在硅片内部的地平面和单板地之间将形成一定的电压波动,这种现象又称为地弹(ground-bounce)。要知道PCB的地和硅片的地之间的电压差关系,首先要分析输出信号的电压变化。当输出信号由“1”翻转到“0”时,在输出驱动器的下拉MOS管和芯片电感上将产生一个相应的电流变化(I),这个电流满足I=-C*(dV/dt),这里的负号表示电流的方向(灌电流)。如下图I的变化情况,首先由0变为最大值,然后再回到0。SSN产生原理这样的电流变化会在“芯片电感”两端产生一个电压的波动(V_Ldie) ,根据电感的特性,这个电压值可以表示为V_Ldie=Ldie*(dI/dt),如上图。因此,在硅片地和PCB地之间就有一个V_Ldie的电压差,假设PCB地保持不变,硅片地上就有一个相应的噪声信号,这个噪声信号会对输出0的静态信号造成影响,也有可能使得输入信号误采样,如下图,SSN对输出低信号的影响。SSN对输出低信号的影响版权所有权归 卿萃科技,转载请注明出处作者:卿萃科技ALIFPGA原文地址:卿萃科技FPGA极客空间 微信公众号本文由百家号作者上传并发布,百家号仅提供信息发布平台。文章仅代表作者个人观点,不代表百度立场。未经作者许可,不得转载。卿萃科技FPGA百家号最近更新:简介:专注于技术的引领,专注于人才的培养作者最新文章相关文章所谓电源完整性是什么意思_百度知道
所谓电源完整性是什么意思
我有更好的答案
电源完整性通常指三个方面:1、电源纹波及噪声要满足系统工作要求。2、由于模拟电源要求的噪声极小,所以必须通过一定手段滤除外界噪声干扰。3、电源系统要提供给芯片所需的额定电平,不能有太大偏离。第1和第2点相似,都和电源噪声有关。第3点要求电源在路径上不能有太大的直流压降。电源质量如果不满足要求,往往导致PCB出现无规则的怪异行为,很难直接定位问题所在,往往需要很长时间才能找到故障原因。所以电源完整性问题必须引起足够重视。电源完整性设计最常见的几个方面包括:去耦电容的配置、磁珠滤波器或LC滤波器的配置、直流压降控制解释来自于于博士信号完整性网站
采纳率:80%
为您推荐:
其他类似问题
换一换
回答问题,赢新手礼包
个人、企业类
违法有害信息,请在下方选择后提交
色情、暴力
我们会通过消息、邮箱等方式尽快将举报结果通知您。}

我要回帖

更多关于 电源完整性 pdf 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信