BK8000L能否实现音频线路输入,步步高x6L蓝牙是什么版本输出

BK8000L音频模块【蓝牙音响吧】_百度贴吧
&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&&签到排名:今日本吧第个签到,本吧因你更精彩,明天继续来努力!
本吧签到人数:0成为超级会员,使用一键签到本月漏签0次!成为超级会员,赠送8张补签卡连续签到:天&&累计签到:天超级会员单次开通12个月以上,赠送连续签到卡3张
关注:17,231贴子:
BK8000L音频模块收藏
BK8000L是一颗高集成度的蓝牙音频单芯片。该芯片集成了高性能蓝牙收发器、多功能基带处理器和蓝牙音频协议。主要特性符合蓝牙2.1 + EDR规范满足A2DP v1.2、AVRCP v1.0和HFP v1.5协议集成立体声ADC和立体声DAC五段硬件均衡器立体声线路输入数字均衡器全双工免提通话扩音器250mA充电控制器应用立体声蓝牙音箱立体声蓝牙耳机蓝牙控制和多媒体设备另有730和800款PCBA优势出货中如有需要的朋友可随时联系
智能音箱销量排名,让生活更便捷,更高效,品牌直营,真实口碑,尽在天猫电器城!天猫电器城,旗舰正品,精选好货,品质安心之选!
支持安桌4.2.2系统3G手机吗?我想用来做蓝牙遥控器控制手机拍照,可以吗?我试用一个蓝牙4.0版本蓝牙耳机配合”自拍杆助手“设置,可以遥控安桌4.2.2系统3G手机拍照。
登录百度帐号DSP 术语表
DSP 术语表
A0&An:数据/程序存储器或 I/O 设备的外部地址引脚。
绝对地址:永久分配给存储器位置的地址。另请参见符号地址。
绝对列表器:将链接的文件接受为输入并创建 .abs 文件作为输出的调试工具。这些 .abs 文件经汇编可产生显示
对象代码绝对地址的列表。如果没有该工具,可通过大量手动操作准备绝对列表。
ABU:请参见自动缓冲单元。
ACC:请参见累加器。
ACCB:请参见累加器缓冲器。
存取阶段:主处理器的获取、执行、存取 (FEA) 管道的第三个可选阶段,在此过程中会发生存储器存取(加载或存
储操作)。(TMS320C8x)
ACCH:请参见累加器高字节。
ACCL:请参见累加器低字节。
累加器 (ACC):临时存储算术逻辑单元 (ALU) 操作结果并为后续 ALU 操作提供输入的寄存器。ACC 可分两部
分访问:累加器高 (ACCH) 和累加器低 (ACCL)。
累加器缓冲器 (ACCB):临时存储累加器 (ACC) 内容的寄存器。ACCB 具有返回算术逻辑单元 (ALU) 的直接路
径,并可与 ACC 一起进行算术和逻辑处理。
累加器高字节 (ACCH):存储在累加器 (ACC) 的最高有效位。另请参见累加器。
累加器低字节 (ACCL):存储在累加器 (ACC) 的最低有效位。另请参见累加器。
活动时间:显示帧不处于消隐状态的时间间隔。显示像素的时间间隔。另请参见消隐。(TMS320C8x)
活动窗口:当前选定用于移动、调整大小、编辑、关闭或一些其它功能的窗口。
传动器:将电子控制信号转换为物理操作的器件。传动器可用于流控制阀、泵、定位驱动器、电机、开关、继电器和
A/D:请参见模拟到数字。
ADC:请参见模数转换器。
ADC 位:请参见检测完成位。
地址:存储在存储器中的程序代码或数据的逻辑位置。
寻址模式:指令解释其操作数来获取所需数据的方法。
寻址阶段:并行处理器的获取、寻址、执行 (FAE) 管道的第二阶段,在此过程中地址将计算得出并提供给
crossbar。(TMS320C8x)
地址单元:并行处理器上的硬件,在每个循环中计算位地址。每个并行处理器具有两个地址单元:一个全局地
址单元和一个本地地址单元。(TMS320C8x)
地址单元算术:并行处理器使用本地和全局地址单元来与数据单元并行执行通用算术。计算出的地址不用于存储
器存取,但将存储在目标寄存器中。(TMS320C8x)
地址可见性 (AVIS) 位:允许内部程序地址显示在外部地址引脚的位字段。这使得当中断矢量驻留在片上存储器
中时,可以跟踪内部程序地址,并且一起解码中断矢量与中断确认 (IACK) 信号。复位时,AVIS = 0。(TMS320C5x、
TMS320C54x、TMS320C2xx)
管理特权:设置软件和硬件访问权限的权利;包括安装、管理和维护系统和应用软件,以及网络服务器或个人计算
机系统上的目录的访问权限和特权。
ADTR:异步数据发送和接收寄存器。另请参见接收 (ADTR) 寄存器。
AFB:请参见辅助寄存器文件总线。
聚合类型:C 数据类型,例如结构或数组,其中一个变量由多个其他称为成员的变量组成。
AIC:请参见模拟接口电路。
A-Law 压扩:请参见已压扩。
别名消歧:确定何时两个指针表达式不能指向同一位置的技术,允许编译器可以自由地优化此类表达式。
(TMS320C6200)
别名使用:1) 自定义调试器命令的方法;别名使用提供了一种输入常用命令字符串的速记方法。2) 当指针指向已
命名对象时,通过多种方式访问单个数据对象的方法。优化器具有检测别名使用的逻辑,但使用别名可以为优化器带来问题。
3) 当可以通过多种方式访问单个对象,如两个指针指向单个对象时,就会发生别名使用。它可以破坏优化,因为任何间接参考
都可能参考到任何其它对象。
校准:链接器将输出段置于 n 字节边界(其中 n 是 2 的幂)内的地址的过程。可以使用 SECTIONS 链接器指令
指定校准。
分配:链接器计算输出段的最终存储器地址的过程。
分配节点:将节间消息分配至的处理器节点。
ALU:请参见算术逻辑单元。
ALU 函数:对于并行处理器,是指对到算术逻辑单元 (ALU) 的输入进行的操作,其中包括三个输入的任何算术或
Boolean 组合,以及混合算术和 Boolean 函数。(TMS320C8x)
ALU 函数修饰符:对于并行处理器,是指定对由算术逻辑单元 (ALU) 数据路径执行的函数进行修改的 4 位代码(
如进位输入或多个算术)。这些函数修饰符在操作代码或 D0 寄存器中指定,具体取决于应用。(TMS320C8x)
ALU 操作:对于并行处理器,是由算术逻辑单元 (ALU) 数据路径执行的操作(即,ALU 函数的结果、操作类和任
何函数修饰符)。(TMS320C8x) 模拟接口电路 (AIC):执行串行模数转换 (A/D) 和数模 (D/A) 转换的集成电路。
模拟混合:两路模拟信号的混合;两路模拟信号复用成一路。
模拟转发器:模拟转发器是用于推进和净化电话线路上的模拟信号的电信器件。
模拟到数字 (A/D):连续可变的电信号转换为离散或不连续的电信号。
模数 (A/D) 转换器:一种将光和声音等现实模拟信号改变为数字代码的转换器。
ANSI:美国国家标准协会。建立由各个行业自愿遵循的标准的组织。
ANSI C:C 编程语言的一个版本,符合由美国国家标准协会 (ANSI) 定义的 C 标准。
废止:任何废止的指令不能完成其管道阶段。
API:请参见应用编程接口。
应用编程接口 (API):用于专有应用程序与通信软件交互或者符合其他供应商产品的协议。(TMS320C8x)
应用特定 IC (ASIC):应用特定 IC (ASIC) 是我们的客户通过集成来自 TI 经预先测试代码的标准库中的单元,为
特定应用而设计的芯片。ASIC 设计比从头开始设计芯片快得多,而且可以更容易地进行设计更改。
AR0&AR7:辅助寄存器 0&7。八个寄存器,用作指向数据空间地址范围内的地址的指针。这些寄
存器由辅助寄存器算术单元 (ARAU) 操作,由辅助寄存器指针 (ARP) 选定。
AR:请参见辅助寄存器。
ARAU:请参见辅助寄存器算术单元。
ARB:请参见辅助寄存器指针缓冲器。
架构:全部或部分计算机系统的软件或硬件结构,包括系统的所有详细组件。
存档库:由归档器并入单个文件的一组单独文件。
归档器:将多个单独文件并入称为存档库的单个文件的软件程序。借助归档器,您可以添加、删除、提取或替换存
档库成员。
ARCR:请参见辅助寄存器比较寄存器。
自变量缓冲器:放入自变量值的存储器块,伴随发送至服务器并行处理器的命令。
算术逻辑单元 (ALU):执行所有算术操作(加、减、乘、除或比较)和逻辑功能的计算机部分。
ARP:请参见辅助寄存器指针。
ARR:请参见 BSP 地址接收寄存器。
ARSR:请参见异步串行端口接收移位寄存器。
ASCII:美国信息交换标准代码,1968。标准的 7 位编码字符集(8 位包含奇偶校验),用于数据处理系统、通信系
统和相关器件中的信息交换。ASCII 字符集由控制字符和图形字符组成。
ASPCR:请参见异步串行端口控制寄存器。
汇编:通过将绝对操作代码替换为符号操作代码,并将绝对或浮动地址替换为符号地址,从符号语言程序准备机
器语言程序。
汇编器:从包含汇编语言说明和指令的源文件创建机器语言程序的软件程序。汇编器将绝对操作代码替换为符号
操作代码,并将绝对或浮动地址替换为符号地址。
汇编语言:低级的符号编程语言,类似于机器代码语言并由字母组组成 — 每个字母组代表一个指令;使计算机用
户可以使用助记符(而不是数字指令)来编写程序。
汇编语言指令:使用计算机操作来表示助记符的语言。
汇编模式:无论当前运行哪种类型的代码,在 DISASSEMBLY 窗口中显示汇编语言代码但不会显示 FILE 窗口
的调试模式。
汇编程序优化器:可优化线性汇编代码(尚未分配寄存器或预定的汇编代码)的软件程序。当其中一个输入文件具
有 .sa 扩展名时,汇编程序优化器将会通过 shell 程序 cl6x 自动调用该文件。(TMS320C6x)
汇编时间常数:一个符号,其完整定义在汇编时分配。
触发:使数字逻辑器件引脚处于活动状态。如果引脚是低电平活动,则通过引脚上的低电压触发。如果引脚是高电
平活动那个,则通过高电压触发。
赋值语句:初始化变量值的语句。
异步数据发送和接收寄存器 (ADTR):由片上异步串行端口使用的寄存器。要发送的数据写到 ADTR 的 8 个最
低有效位 (LSB),接收的数据从 ADTR 的 8 个 LSB 读取。另请参见异步串行端口接收移位寄存器。(TMS320C2xx)
异步串行端口控制寄存器 (ASPCR):用于控制片上异步串行端口的 16 位寄存器;包含设置端口模式、启用或禁
用波特率自动检测逻辑,设置 TX 引脚上的默认电平,配置引脚 IO3&IO0 以及重置端口的位。(TMS320C2xx)
异步串行端口接收移位寄存器 (ARSR):片上异步串行端口中的寄存器,从 RX 引脚接收数据,一次一位。空间满
后,ARSR 将其数据传输至异步数据发送和接收寄存器 (ADTR)。
异步串行端口发送移位寄存器 (AXSR):异步串行端口中的 16 位寄存器,从异步数据发送和接收 (ADTR) 寄存
器接收数据,然后将其传输至异步发送 (TX) 引脚,一次一位。(TMS320C2xx)
异步传输模式 (ATM):异步传输模式 (ATM) 是宽带通信的全球行业标准,该标准使用高速交换功能来传递两种
带宽可变的数字信号。
异步发送 (TX) 引脚:在该引脚上,来自异步串行端口的数据串行传输;从异步串行端口移位寄存器 (AXSR) 按一
次一位的速度接收字符。(TMS320C2xx)
属性:指定适用于后续图形信息的部分特性或特点的参数。
音频输出电缆:将软件开发板 (SDB) 连接到音频输入和输出外设的电缆。包含立体声线路输出、线路输入和辅助
输入的标准 RCA 插孔。(TMS320C8x)
自动缓冲接收器启用 (BRE) 位:启用/禁用自动缓冲接收器的位字段。复位时,BRE = 0。此位存储在缓冲串行端
口 (BSP) 控制扩展寄存器 (SPCE) 中。
自动缓冲接收器停止 (HALTR) 位:当超出缓冲器的界限时,将停止自动缓冲单元 (ABU) 的位字段。复位时,
HALTR = 0。此位存储在缓冲串行端口 (BSP) 控制扩展寄存器 (SPCE) 中。
自动缓冲发送器启用 (BXE) 位:启用/禁用自动缓冲发送器的位字段。复位时,BXE = 0。此位存储在缓冲串行端
口 (BSP) 控制扩展寄存器 (SPCE) 中。
自动缓冲发送器停止 (HALTX) 位:当超出缓冲器的界限时,将停止自动缓冲单元 (ABU) 的位字段。复位时,
HALTX = 0。此位存储在缓冲串行端口 (BSP) 控制扩展寄存器 (SPCE) 中。
自动缓冲单元 (ABU):允许缓冲串行端口接口直接读写内部存储器(独立于中央处理单元 (CPU))的片上模块。自
动缓冲功能可以针对发送和接收段分别启用。禁用自动缓冲后,操作与标准串行端口类似。
自动校准:自动调整器件,使输出处于特定输入值的指定范围内。
autoexec.bat:包含初始化 PC 的 DOS 命令的批处理文件。
自动初始化:在程序执行开始前,初始化全局 C 变量(包含在 .cinit 段中)的过程。
加载时自动初始化:连接 C 代码时由链接器使用的初始化方法。链接器在您使用 &cr 选项调用链接器时
使用此方法。此方法在加载时,而不是运行时,初始化变量。
运行时自动初始化:链接 C 代码时由链接器使用的初始化方法。链接器在您使用 &c 选项调用链接器时
使用此方法。链接器将数据表的 .cinit 段加载至存储器,而变量在运行时初始化。
自动模式:上下文关联的调试模式,自动切换在 DISASSEMBLY 窗口中显示汇编语言与在 FILE 窗口中显示 C
代码,具体取决于当前运行的代码类型。
辅助条目:符号在符号表中可能具有的额外条目,其中包含该符号的其它信息(是否为文件名、段名或函数名
辅助寄存器:用作指向数据空间地址范围内某个地址的指针的寄存器。该寄存器由辅助寄存器算术单元 (ARAU)
操作,由辅助寄存器指针 (ARP) 选定。
辅助寄存器算术单元 (ARAU):用于递增、递减或比较辅助寄存器内容的算术单元。其主要功能是操作辅助寄存
器值,用于间接寻址。
辅助寄存器缓冲器 (ARB) 位:具有包含在辅助寄存器指针 (ARP) 中的上一值的字段。这些位存储在状态寄存器
辅助寄存器比较寄存器 (ARCR):存储器映射寄存器,用作比较间接地址的限制。
辅助寄存器文件总线 (AFB):当前所选的辅助寄存器寻址数据存储器位置的总线。
辅助寄存器指针 (ARP):选择辅助寄存器 (AR) 用于间接寻址的字段。加载 ARP 后,上一 ARP 值将复制到辅助
寄存器缓冲器 (ARB) 中。ARP 可通过存储器参考指令(使用间接寻址时)修改,也可通过 MAR 和 LST 指令修改。这些位存
储在状态寄存器 0 中。(TMS320C5x、TMS320C54x)
辅助寄存器指针缓冲器 (ARB):状态寄存器中具有辅助寄存器指针 (ARP) 的上一值的字段。
AVIS:请参见地址可见性 (AVIS) 位。
AXR:请参见 BSP 地址发送寄存器。
AXSR:请参见异步串行端口发送移位寄存器。
B0:双存取 RAM 的片上块,可配置为数据存储器或程序存储器,具体取决于状态寄存器中配置控制 (CNF) 位的
B1:可用于数据存储器的双存取 RAM 的片上块。
B2:可用于数据存储器的双存取 RAM 的片上块。
后沿:同步结束与相应消隐脉冲之间的视频波形间隔。水平后沿指定为整数个帧时钟 (FCLK) 期;垂直后沿指定
为整数线(对于隔行扫描模式为半线)。另请参见前沿。
带宽:信号或器件的最高和最低频率分量之间的差。
桶式转子:在数据字内旋转位的位置的器件。与桶式移位器相似,不同点在于移出的位将围绕在空出的位周围。
桶式移位:在字中旋转位的单元。另请参见分频器和预分频器。
基数:1) 参考值。2) 由指数表示乘以自身多少倍的数字。
基本集 ALU:并行处理器的基本算术逻辑单元 (ALU) 操作集,其中包括 Boolean 以及混合算术和 Boolean 函
基本集算术:并行处理器的基本指令集,可在操作代码中指定算术逻辑单元 (ALU) 算术操作。此指令集包括 11
项与类无关的算术操作和 6 项特定于类得算术操作。
基本集 Boolean:并行处理器的基本指令集,可在操作代码中指定算术逻辑单元 (ALU) Boolean 操作。此指令
集包括 256 中可能的 Boolean 函数。
批处理文件:两种不同类型的文件之一。一类包含供 PC 执行的 DOS 命令。另一类批处理文件包含供调试器执
行的调试器命令。PC 不会执行调试器批处理文件,而调试器不会执行 PC 批处理文件。
波特率除数寄存器 (BRD):异步串行端口的一种寄存器,用于设置串行端口的波特率。(TMS320C2xx)
BBS:电子布告栏系统。远程用户可通过调制解调器访问的计算机程序,使他们能发布问题,查看回应,及下载文
基准:特定应用中,数字信号处理器性能的相对度量。
BI 位:请参见间隔中断 (BI) 位。
BIG 位:指定输入/输出 (I/O) 端口等待状态寄存器的映射方式的字段。此位存储在等待状态控制寄存器 (CWSR)
中。复位时,BIG = 0。
大端字节序:一种寻址协议,字中的字节从左至右编号。字中较高的有效字节具有较低编号的地址。端字节排序特
定于硬件,并在复位时确定。另请参见小端字节序。
绑定:关联或链接两个互补的软件对象。
BIO 引脚:可通过条件指令进行测试的通用输入引脚;当外部器件驱动 BIO 低时,此类条件指令会产生分支。
bitBLT:对位式区块传输。将像素块从位图中的一个位置传输至另一个位置。
位检测:支持最左边一个、最右边一个、最左边位变化及最右边位变化检测的特殊逻辑。
位图:1) 图像的数字表示,其中位映射到像素。2) 存储器块,用于以特定于器件的格式保持光栅图像。
位平面:位存储阵列(平面),用于存储图像每个像素的特定位。每个像素的 0 位存储在位平面 0 中,每个像素的
第一个位存储在位平面 1 中,以此类推。(TMS320C8x)
位反向寻址:地址位反向的寻址,以加快算法处理,如傅立叶变换算法。
位反向索引寻址:间接寻址方法之一,通过在基数为 2 的快速傅立叶变换 (FFT) 程序中重新排序数据点来实现高
效 I/O 操作。辅助寄存器算术单元 (ARAU) 中进位传播的方向反转。
每像素位数 (BPP):用于在数字化图像中表示每个像素的色彩值的位数。(TMS320C8x)
BK:请参见块大小寄存器。
BKR:请参见 BSP 接收缓冲器大小寄存器。
BKX:请参见 BSP 发送缓冲器大小寄存器。
消隐:水平和垂直回扫期间扫描光束消失的过程。另请参见活动时间、消隐区域。
消隐区域:非活动而是消隐的显示区域。消隐区域中无像素显示。消隐期间会发生垂直和水平回扫。另请参见消隐
消隐脉冲:回扫期间产生的正或负脉冲,出现在每个字段的结尾;用于在垂直或水平回扫间隔消隐扫描线。另请参
已阻止:任务尚不能执行时的状态。任务被阻止的情况分为暂停或自愿选择等待某事件,如消息或信号的到达。
块缺失:高速缓存缺失,其中寻址块未驻留在高速缓存中。最近最少使用 (LRU) 算法决定丢弃哪个现有高速缓存
块。如果高速缓存包含任何修改的数据(仅限主处理器 (MP) 数据高速缓存),则任何修改的子块将在请求的子块被送入高速缓
存之前写回外部存储器。
块移动地址寄存器 (BMAR):存储器映射的寄存器,具有用于块移动或乘法/累加的地址值。(TMS320C5x)
块重复活动标志 (BRAF) 位:表示块重复当前处于活动状态的字段。此位通常在执行重复块 (RPTB) 指令时设置
,并在块重复计数器寄存器 (BRCR) 递减至 0 以下时清除。向此位写入 0 将停用块重复。复位时,BRAF = 0。对于
TMS320C5x,此位将存储在处理器模式状态寄存器中。(TMS320C5x)
块重复计数器寄存器(BRC、BRCR):执行块重复时,指定代码块要重复的次数的寄存器。
块重复程序地址结束寄存器(PAER、REA):存储器映射寄存器,包含要重复的代码段的结束地址。
块重复程序地址开始寄存器(PASR、RSA):存储器映射寄存器,包含要重复的代码段的起始地址。
块大小寄存器 (BK):用于定义重复模式下要重复的程序块长度的寄存器。
块写入:非标准的数据包传输,使传输控制器 (TC) 能够执行多列写操作。
BMAR:请参见块移动地址寄存器。
BOB:请参见字节排序位。
启动:将程序加载到程序存储器中的过程。
启动加载程序:通过标准存储器器件(包括 EPROM),有/无握手,或在加电时通过到 RAM 的串行端口加载或执
行从主机处理器接收的程序的片上程序。
启动引脚:启用片上启动加载程序的引脚。当启动保持低电平,处理器在硬件复位后执行启动加载程序。当启动保
持高电平,处理器跳过启动加载程序的执行,并在复位时访问片外程序存储器。(TMS320C2xx、TMS320C24x)
边界扫描:在芯片的边界或逻辑段使用扫描寄存器捕捉引脚状态。通过扫描这些寄存器,所有引脚状态可通过
JTAG 端口进行传输,供分析。
BPP:请参见每像素位数。
BR:请参见总线请求 (BR) 引脚。
BRAF:请参见块重复活动标志 (BRAF) 位。
分支:程序控制切换至不连续的程序存储器地址。
BRC:请参见块重复计数器寄存器。
BRCR:请参见块重复计数器寄存器。
BRD:请参见波特率除数寄存器。
BRE:请参见自动缓冲接收器启用 (BRE) 位。
间隔中断 (BI) 位:当异步接收 (RX) 引脚上检测到间隔,I/O 状态寄存器 (IOSR) 中将作相应指示的位。
(TMS320C2xx)
断点:例程中由指令、指令位数或其它条件指定的位置,在该位置例程可能因外部干预或监控例程中断。
BRI:综合业务数字网 (ISDN) 的基本速率服务,提供两个 B 通道和一个 16-Kbps D 通道。
BSP:请参见缓冲串行端口。
BSP 地址接收寄存器 (ARR):一种存储器映射寄存器,存储从数据接收寄存器 (DRR) 传输至内部存储器的字的
写入地址。启用自动缓冲后 (BRE = 1),ARR 不再能作为存储器映射寄存器供软件访问。
BSP 地址发送寄存器 (AXR):一种存储器映射寄存器,存储从内部存储器传输至数据发送寄存器 (DXR) 的字的
读取地址。启用自动缓冲后 (BXE = 1),AXR 不再能作为存储器映射寄存器供软件访问。
BSP 控制扩展寄存器 (SPCE):一种存储器映射寄存器,包含缓冲串行端口 (BSP) 接口的状态和控制位。SPCE
的 10 个最低有效位 (LSB) 专门用于串行端口接口控制,6 个最高有效位 (MSB) 则用于自动缓冲单元 (ABU) 控制。
BSP 接收缓冲器大小寄存器 (BKR):一种存储器映射寄存器,存储从数据接收寄存器 (DRR) 传输至内部存储器
的字的写入地址块大小。启用自动缓冲后 (BRE = 1),BKR 不再能作为存储器映射寄存器供软件访问。
BSP 发送缓冲器大小寄存器 (BKX):一种存储器映射寄存器,存储从内部存储器传输至数据发送寄存器 (DXR)
的字的读取地址块大小。启用自动缓冲后 (BXE = 1),BKX 不再能作为存储器映射寄存器供软件访问。
.bss 段:一种默认常用对象文件格式 (COFF) 段。使用 .bss 指令可在存储器映射中保留指定量的空间,用于今
后存储数据。.bss 段未初始化。
BTT:断点/跟踪/定时
气泡:传输控制器 (TC) 不执行任何操作的管道周期。气泡发生是因为争用、下一次存取的数据量不足,或者只是
无活动请求。
缓冲串行端口 (BSP):一个片上模块,包含一个全双工的双缓冲串行端口接口和一个自动缓冲单元 (ABU)。BSP
的双缓冲串行端口是标准串行端口接口的增强版。双缓冲串行端口允许传输连续的通信流(8、10、12 或 16 位数据包)。BSP
的状态和控制在 BSP 控制扩展寄存器 (SPCE) 中指定。
缓冲池:请参见消息缓冲池。
猝发模式:一种同步串行端口模式,在帧同步脉冲(FSX 和 FSR)后传输单个字。
总线请求 (BR) 引脚:BR 引脚与 BR 信号关联,后者在全局数据存储器存取启动后触发。
总线监测:处理器的功能,可针对地址总线使用的变化进行计算和调整。
蝴蝶:计算 N 点快速傅立叶变换 (FFT) 的内核函数,其中 N 是 2 的幂。输入的组合模式类似于蝴蝶翅膀。
BXE:请参见自动缓冲发送器启用 (BXE) 位。
字节:传统上,一个字节是作为一个单元操作的 8 个相邻排列的位。然而,TMS320C2x/C2xx/C5x 字节是 16
根据 ANSI C 定义,sizeof 运算符决定存储一个对象所需的字节数。ANSI 进一步规定,当 sizeof 应用到 char,结果为 1。由
于 TMS320C2x/C2xx/C5x char 是 16 位的(使其能单独寻址),因此字节也是 16 位。这可以产生意外结果;例如,sizeof
(int) = = 1(而不是 2)。TMS320C2x/C2xx/C5x 字节和字是等效的(16 位)。
TMS320C3x/C4x 的字节是 32 位的。在最小可寻址单元的长度为 8 位的平行处理器和 ’C6x 上,,C 定义与传统的 8 位字节
概念一致。
字节排序位 (BOB):使用主机端口接口时,影响主机处理器数据和地址传输的字段。只有主机处理器可以切换此
位。在首次数据或地址寄存器存取前,BOB 必须初始化。此位存储在主机端口接口控制 (HPIC) 寄存器中。
C:高级的通用编程语言,用于编写编译器和操作系统,以及编程微处理器。
有线调制解调器:有线调制解调器一款使用当地有线系统的部分容量将数据(而不是电视频道)发送到家庭的调制
解调器。它的工作方式极其类似于局域网。不像一般的电缆系统,其中电视信号只能广播到家庭,线缆调制解调器允许双向传
高速缓存:将来自较慢存储器的常用数据或指令复制到的快速存储器,供快速存取。快速存取通过高速缓存的高
速及其片上与 CPU 的邻近距离实现。
高速缓存块:高速缓存存储器的部分。每个块有一个关联的标志寄存器,并分为四个子块。高速缓存存储器分配在
块大小部分,但高速缓存服务在子块级别执行,通过根据需要而使用的子块。
高速缓存清理:一项主处理器 (MP) 操作,通过将修改的(脏)数据高速缓存子块写回存储器来更新外部存储器,
从而将子块的脏位重置为 0。(TMS320C8x)
高速缓存一致性:一个或多个高速缓存存储器一致且准确地表示外部存储器的相应内容时的状态或状况。
高速缓存刷新:一项主处理器 (MP) 操作,通过将修改的(脏)数据高速缓存子块写回存储器来更新外部存储器,
从而将子块的存在位和脏位重置为 0。
高速缓存命中:高速缓存存储器包含请求的指令或数据字时的状态或状况。
高速缓存未命中:高速缓存不包含请求的指令或数据字时的状态或状况。
高速缓存子块:高速缓存块得四个分区之一。高速缓存子块是在子块未命中时送入高速缓存的存储器单元。每个
子块在该块的标志寄存器中有一个存在位(以及一个脏位,仅限主处理器 (MP) 数据高速缓存)。
高速缓存标志寄存器:此类寄存器包含子块已复制到高速缓存中的块的地址。还包含每个子块的存在位,表示该
子块是否存在于高速缓存中。对于主处理器 (MP) 数据高速缓存,每个子块还有一个脏位。
CAD:计算机辅助设计。
CAD 位:请参见校准 A 检测 (CAD) 位。
校准 A 检测 (CAD) 位:异步串行端口控制寄存器 (ASPCR) 中的一个位,可启用/禁用片上异步串行端口的自动波特率检
测逻辑。(TMS320C2xx)
CALLS 窗口:列出程序调用的功能的函数。(此窗口是所有 TI 调试器的图形用户界面的组成部分。)
CALU:请参见中央算术逻辑单元。
CAM:计算机辅助制造。
采集模式:1) 串行寄存器传输 (SRT) 模式,在该模式下,图像在采集后存储到存储器中。与采集的图像不对应的
存储器位置可能会被覆盖。另请参见显示模式、合并模式。2) 一种音频子系统模式,在该模式下,直接存储器存取 (DMA) 传输
已由音频编解码器采集的已读取音频数据。
CAR1:请参见循环缓冲器 1 辅助寄存器 (CAR1) 位。
CAR2:请参见循环缓冲器 2 辅助寄存器 (CAR2) 位。
CAREA:请参见复合区。
进位:状态寄存器中,由算术逻辑单元 (ALU) 用于扩展算术操作及累加器移位和旋转的位。进位可通过条件指令
进行测试。
进位标志:请参见进位。
CAS:列地址选通。驱动 DRAM/VRAM 的列地址选通输入的存储器接口信号。
转换:C 表达式的一种功能,使您可以将一类数据当做另一类数据使用。
CBCR:请参见循环缓冲器控制寄存器 (CBCR)。
CBER1:请参见循环缓冲器 1 结束寄存器 (CBER1)。
CBER2:请参见循环缓冲器 2 结束寄存器 (CBER2)。
C 位:请参见进位。
CBLNK:请参见复合消隐。
CBSR1:请参见循环缓冲器 1 开始寄存器。
CBSR2:请参见循环缓冲器 2 开始寄存器。
CC:芯片载体。
CCITT:国际电话和电报咨询委员会。
C 编译器:将 C 源语句翻译成汇编语言源语句的软件程序。
cDSP:可配置数字信号处理器或可定制数字信号处理器
CIO0&CIO3 位:异步串行端口控制寄存器 (ASPCR) 中,对应将引脚 IO0&IO3 配置为输入或输
出的位。例如,CIO0 配置 IO0 引脚。另请参见 DIO0&DIO3 位、IO0&IO3 位。(TMS320C2xx)
CE:芯片启用。
CENB1:请参见循环缓冲器 1 启用 (CENB1) 位。
CENB2:请参见循环缓冲器 2 启用 (CENB2) 位。
中央算术逻辑单元 (CALU):CPU 的主算术逻辑单元,执行算术和逻辑操作。它接收一个值进行操作,其输出保
存在累加器中。(TMS320C24x)
中央处理单元 (CPU):CPU 是参与算术、移位和 Boolean 逻辑操作,以及数据和程序存储器地址的生成的处理
器部分。CPU 包括中央算术逻辑单元 (CALU)、乘法器和辅助寄存器算术单元 (ARAU)。
子窗口:针对聚合类型打开的额外窗口,是在现有 DISP 窗口中显示的父聚合类型的成员。(这些窗口是所有 TI
调试器的标准图形用户界面的组成部分。)另请参见 DISP 窗口。
色度:国家电视标准委员会 (NTSC) 或逐行倒相制式 (PAL) 视频信号包含两部分,它们组成您在屏幕上所看到
的内容,它们分别是:黑白部分(亮度)和彩色部分(色度)。另请参见亮度。(TMS320C8x)
循环寻址:一种寻址模式,在该模式下,辅助寄存器用于在地址范围内循环,以在存储器中创建循环缓冲器。也称
为取模寻址。
循环缓冲器 1 辅助寄存器 (CAR1) 位:确定哪个辅助寄存器 (AR) 分配至循环缓冲器 1 的字段。这些位存储在循
环缓冲器控制寄存器 (CBCR) 中。
循环缓冲器 1 启用 (CENB1) 位:启用/禁用循环缓冲器 1 的字段。复位时,CENB1 = 0。此位存储在循环缓冲器
控制寄存器 (CBCR) 中。
循环缓冲器 1 结束寄存器 (CBER1):指示循环缓冲器 1 结束地址的存储器映射寄存器。
循环缓冲器 1 开始寄存器 (CBSR1):指示循环缓冲器 1 起始地址的存储器映射寄存器。
循环缓冲器 2 辅助寄存器 (CAR2) 位:确定哪个辅助寄存器 (AR) 分配至循环缓冲器 2 的字段。这些位存储在循
环缓冲器控制寄存器 (CBCR) 中。
循环缓冲器 2 启用 (CENB2) 位:启用/禁用循环缓冲器 2 的字段。复位时,CENB2 = 0。此位存储在循环缓冲器
控制寄存器 (CBCR) 中。
循环缓冲器 2 结束寄存器 (CBER2):指示循环缓冲器 2 结束地址的存储器映射寄存器。
循环缓冲器 2 开始寄存器 (CBSR2):指示循环缓冲器 2 起始地址的存储器映射寄存器。
循环缓冲器控制寄存器 (CBCR):启用/禁用循环缓冲器(CENB1 和 CENB2 位)并定义哪些辅助寄存器(CAR1
和 CAR2 位)映射到循环缓冲器的存储器映射寄存器。
CISC:CISC 表示 Complete Instruction Set Computer(完整指令集计算机)。
类:请参见操作类。
与类无关的算术:算术逻辑单元 (ALU) 操作基本集,并行处理器的 11 项 ALU 算术函数,适用于所有 8 个操作
特定于类的算术:算术逻辑单元 (ALU) 操作基本集中的并行处理器算术函数,仅适用于 8 个操作类的子集。
客户端:从服务器程序或任务请求服务的程序或任务。
CLK:调试器中的伪寄存器,显示基准测试期间消耗的 CPU 周期数。
CLKDV:请参见内部发送时钟分频系数 (CLKDV) 位。
CLKIN:请参见输入时钟信号。
CLKMOD 位:请参见时钟模式 (MCM) 位。
CLKMOD 引脚:决定片上时钟发生器是在除以二还是乘以二模式下运行。另请参见时钟模式。
(TMS320C209)
CLKOUT1:请参见主时钟输出信号。
CLKOUT1 周期:请参见 CPU 周期。
CLKOUT1 引脚控制寄存器:请参见 CLK 寄存器。
CLKP:请参见时钟极性 (CLKP) 位。
CLKR:请参见接收时钟输入 (CLKR) 引脚。
CLK 寄存器:CLKOUT1 引脚控制寄存器。此寄存器中的位决定 CLKOUT1 引脚上是否存在 CLKOUT1 信号
。(TMS320C2xx、TMS320C24x)
CLKX:请参见发送时钟输入/输出 (CLKX) 引脚。
时钟周期:基于外部时钟输入的周期。
时钟模式(时钟发生器):将内部 CPU 时钟频率设置为输入时钟信号 CLKIN 频率的几分之一或倍数的模式之一
时钟模式 (MCM) 位:1) 指定发送时钟输入/输出 (CLKX) 引脚的时钟源的字段。复位时,MCM = 0。此位存储在
串行端口控制寄存器 (SPC) 和时分复用 (TDM) 串行端口控制寄存器 (TSPC) 中。2) 同步串行端口控制寄存器 (SSPCR) 中
的位,决定时钟同步串行端口传输的信号源是外部的还是内部的。(TMS320C2xx)
时钟模式(同步串行端口):请参见时钟模式 (MCM) 位。
时钟模式:时钟发生器使用的选项,以将内部 CPU 时钟频率设置为输入时钟信号频率的几分之一或倍数。
时钟极性 (CLKP) 位:表示何时由接收器采样并由发送器发送的字段。复位时,CLKP = 0。此位存储在缓冲串行
端口 (BSP) 控制扩展寄存器 (SPCE) 中。
CMOS:互补金属氧化物半导体。一种数字逻辑器件,具有低功耗、宽电源范围和高防噪性能等特点。
CNF 位:请参见配置控制 (CNF) 位。
代码:写入来执行任务的一组指令;计算机程序或程序的一部分。
编解码器:编解码器是编码/解码器的缩写。它是一款模数 (A/D) 和数模 (D/A) 转换器,用于将外部世界的信号转
换为数字,或反之。
代码显示窗口:显示代码、文本文件或代码特定信息的窗口。此类别包括 DISASSEMBLY、FILES 和 CALLS
窗口。(这些窗口是所有 TI 调试器的标准图形用户界面的组成部分。)
代码发生器:一种编译器工具,处理解析器和优化器生成的文件,然后生成汇编语言源文件。
COFF:常用对象文件格式。一种二进制对象文件格式,通过支持段的概念来促进模块化编程。
COFF 幻数:常用对象文件格式 (COFF) 文件标头条目,标识常用对象文件格式的版本或可执行模块的处理
一致性:请参见高速缓存一致性。
冷启动:加电时将程序加载到程序存储器中的过程。
收集:以模拟或数字的形式搜集通过设备输入的信息的操作,这些设备可以是扫描仪、麦克风、数码摄像机、电视
相机、压力和温度传感器以及键盘。
COLMASK:列掩码。串行寄存器传输 (SRT) 控制器用于地址计算的控制掩码。
命令:提供给系统(比如汇编器)的、表示系统操作请求的字符串。
命令描述符块 (CDB):用于将请求从启动器传递到目标的命令块。
命令文件:用户创建的、为链接器或调试器命名初始化选项和输入文件的文件。
命令解释程序:一个软件例程,从客户端程序接收命令,然后将每个命令派发至适当的子例程,予以执行。
命令行:COMMAND 窗口中您可以输入命令的部分。
命令行光标:屏幕上的标记,标识命令行中的当前字符位置。
命令行界面:与计算机的操作系统进行通信的方法:在显示器上的特定位置键入一组已定义的命令。基于命令的
系统通常是可编程的。
COMMAND 窗口:提供区域让您输入命令,并让调试器回显命令条目,显示命令输出以及列出进度和错误消息
注释:记录或提高源文件可读性的源语句(或源语句的一部分)。注释不编译、汇编或链接;不会影响对象文件。
压扩:压缩和扩展。音频信号的量化方案,输入信号经压缩和处理后,在输出时通过扩展重建。共有两种截然不同
的压扩方案:A-law,用于欧洲;u-law,用于美国。
编译器:将一组高级语言指令转换为目标机器汇编语言的翻译程序。
复合区 (CAREA):由帧定时器产生的信号可用于定义特殊区域,如过扫描边界。此信号在隔行扫描和逐行扫描模
式下的作用相同,均定义一个正矩形区域。
复合消隐 (CBLNK):一种信号,可将有关水平和垂直时间间隔的信息组合成一个信号,该信号较水平消隐
(HBLNK) 和垂直消隐 (VBLNK) 均更复杂。CBLNK 可用于在水平和垂直回扫期间禁用像素捕捉或显示。另请参见消隐脉
复合同步 (CSYNC):一种信号,可将有关水平和垂直时间间隔的信息组合成一个信号,该信号较水平同步
(HSYNC) 和垂直同步 (VSYNC) 均更复杂。CSYNC 可用于启用支持复合视频的显示屏的电子束回扫。
复合视频 (CVBS):一种信号,传递有关颜色、亮度的视频图像信息以及水平和垂直扫描的同步信号。
(TMS320C8x)
复合视频显示:接收一个信号中所有编码视频信息的显示。此信息可以包括颜色、水平同步、垂直同步,或者国家
电视标准委员会 (NTSC) 对于电视和视频磁带录制通常所要求的其他信息。
压缩:将信息从一种类型转换为另一种类型。通过删除冗余信息,压缩后的信息占用的空间更少,且使性能效率更
高。例如,采用 100:1 的视频压缩是可能的,而且几乎注意不到图像质量的改变。
压缩技术:允许以更少的空间来传送更多的信息。此技术使我们能够通过标准的电缆线发送多个视频信道,并允
许在标准大小的 CD 上存放 CD 品质的声音和长片。
条件处理:根据对指定表达式的评估,处理一个源代码块或一个替代源代码块的方法。
条件源:源操作数;D 寄存器对中奇数或偶数个寄存器,具体取决于负状态位。
config.sys:包含 PC 初始化命令的批处理文件。
配置控制 (CNF) 位:状态寄存器中用于决定片上 RAM 块映射到程序空间或数据空间的位。(TMS320C24x、
TMS320C5x)
配置的存储器:链接器命令文件的存储器命令中指定的,并由链接器用于分配程序代码和数据的存取器。
(TMS320C2x、TMS320C2xx、TMS320C5x)
连接:启动器使用的一种功能,用于选择目标来启动操作。连接器:将电缆连接到外围电子通信设备的硬件耦
合器。软件开发板 (SDB) 具有四个将电缆从输入/输出外设连接到该板的连接器。
常数:一个可用作操作数的固定或不变的值或数据项。
争用:两个或更多的器件或单元尝试同时访问相同资源的情形。
背景保存/恢复:当器件进入和/或退出子例程(如中断服务例程)时,系统状态的保存和/或恢复(状态寄存器、累加
器、乘积寄存器、临时寄存器、硬件堆栈、辅助寄存器等)。
连续模式:同步串行端口模式,在该模式下,只需一个帧同步脉冲来以最大频率发送或接收几个连续的数据包。另
请参见猝发模式。
控制寄存器:控制和监视器件运行的机制。
控制器:系统的中枢部分,用于接收来自传感器和外部器件的输入。它会执行数学计算和逻辑比较以确定必须执
行的操作。控制器会给传动器生成正确的输出信号。
卷积:数字滤波的时域参考,广泛利用乘积总数。
C 优化器:请参见优化器。
统计信标:请参见信标。
CPU:Central Processing Unit(中央处理单元)的缩写,是一个控制和解释机器语言程序及其执行的处理器的
CPU 周期:特定执行数据包处于特定管道阶段的时期。CPU 周期总是发生于时钟周期的边界;但是,存储器拖延
可导致 CPU 周期延长多个时钟周期。
CPU 窗口:显示片上寄存器内容(包括程序计数器、状态寄存器及其它寄存器)的窗口。(此窗口是所有 TI 调试器
的标准图形用户界面的组成部分。)
Crossbar:多处理器系统的、一般可配置的高速总线交换网络,允许多个处理器中的任何一个连接至多个存储器
模块中的任何一个。
交叉参考列表器:接收链接的对象文件作为输入并产生交叉参考列表作为输出的调试工具。交叉参考列表:
由汇编器创建的输出文件,其中列出其定义的符号、它们定义了哪一行、哪些行参考了它们以及它们的最终值。
CSYNC:请参见复合同步。
当前 AR:请参见当前辅助寄存器。
当前辅助寄存器 (AR):辅助寄存器指针 (ARP) 指向的辅助寄存器。辅助寄存器是 AR0 (ARP = 0) 到 AR7
(ARP = 7)。另请参见辅助寄存器、下一辅助寄存器。
当前数据页:数据存储器页指针 (DP) 指向的数据页。另请参见数据页。
当前字段光标:在活动窗口中标识当前字段的屏幕图标。
CVBS:请参见复合视频。
CWSR:请参见等待状态控制寄存器。
周期:请参见 CPU 周期。
D0&Dn:外部数据总线引脚,用于在处理器和外部数据/程序存储器或 I/O 器件之间传输数据。
D/A:请参见数字-模拟。
DAB:请参见直接地址总线。
DAC:请参见数模转换器。
DARAM:双存取 RAM。可在单个 CPU 时钟周期中存取两次的 RAM。例如,可在同一时钟周期中对 DARAM
进行代码读写操作。
DARAM 配置 (CNF) 位:请参见配置控制 (CNF) 位。
.data 段:默认常用对象文件格式 (COFF) 的段之一。.data 段是包含初始化数据的初始化段。可以使用 .data 指
令将代码汇编到 .data 段中。数据地址生成逻辑:生成地址供数据存储器读写的逻辑电路。此电路包括辅助寄存器和辅助
寄存器算术单元 (ARAU),可在一个机器周期中生成一个地址。
数据总线:一组用于路由数据的连接。数据高速缓存:保存主处理器 (MP) 所需的缓存数据的 MP 双 SRAM
内存组。并行处理器的数据 RAM 不会缓存。另请参见 SRAM 内存组。
数据高速缓存重置 (DCR):与主处理器 cmnd 指令一起发送的命令,用于重置所有数据高速缓存标志寄存器和
数据最近最少使用 (DLRU) 寄存器。
数据显示窗口:用于观察和修改各类数据的窗口。此类别包括 MEMORY、CPU、DISP 和 WATCH 窗口。(这些
窗口是所有 TI 调试器的标准图形用户界面的组成部分。)
数据存储器:用于存储和操作数据的存储器区域。
数据存储器地址 (dma) 位:直接寻址指令的 7 个最低有效位 (LSBs),包含 128 字数据页中的直接相对地址。7
个 LSB 与数据存储器页指针 (DP) 连结起来,可组成 16 位的直接存储器地址。另请参见数据存储器页指针 (DP) 位。
数据存储器页指针 (DP) 位:指定当前数据存储器页地址的位字段。DP 位与指令字的最低有效位 (LSB) 连结起
来,可组成直接存储器地址。这些位存储在状态寄存器 0 (ST0) 中。(TMS320C3x、TMS320C4x、TMS320C5x)
数据存储器页 0:数据存储器空间中的首页,存储器映射寄存器和暂存 RAM 块 (B2) 在其中驻留。
数据页:数据存储器中的连续块。定点器件在数据存储器中包含 128 个字的块。数据存储器包含 512 个数据页。
数据页 0 是数据存储器的首页(地址为 Fh);数据页 511 是尾页(地址为 FF80h&FFFFh)。在浮
点器件中,数据页的长度为 64K 个字。’C3x 共有 256 页;’C4x 共有 64K (65,536) 页。另请参见直接寻址。
数据 RAM:可供主处理器或并行处理器进行通用数据存储的片上 RAM。(TMS320C8x)
数据读取地址总线 (DRAB):传输从数据存储器读取的每个地址的内部总线。(TMS320C24x)
数据读取总线 (DRDB):将数据从数据存储器传输至中央算术逻辑单元 (CALU) 和辅助寄存器算术单元 (ARAU)
的内部总线。(TMS320C24x)
数据接收寄存器 (DRR):保存从接收移位寄存器复制的串行数据的存储器映射寄存器。启用自动缓冲后 (BRE =
1),DRR 不再能作为存储器映射寄存器供软件访问。另请参见数据接收移位寄存器 (RSR)。
数据接收移位寄存器 (RSR):保存从串行数据接收 (DR) 引脚接收的串行数据的寄存器。另请参见数据接收寄存
器 (DRR)。
数据大小:用于表示特定数字的位数(8、16、24、32 或 40)。
数据空间等待状态 (DSWS) 位:等待状态发生器控制寄存器 (WSGR) 中的一个值,用于决定对片外数据空间进
行读写时应用的等待状态数。(TMS320C24x)
数据终端就绪 (DTR):由 IEEE RS-232 串行标准定义的信号,允许数据源(如计算机或终端)指示其已就绪,可
数据发送寄存器 (DXR):保存要复制到数据发送移位寄存器 (XSR) 的串行数据的存储器映射寄存器。启用自动
缓冲后 (BXE = 1),DXR 不再能作为存储器映射寄存器供软件访问。另请参见数据发送移位寄存器 (XSR)。
数据发送移位寄存器 (XSR):保存要从串行数据发送 (DX) 引脚(或者当 TDM = 1 时,从时分复用数据发送
(TDX) 引脚)发送的串行数据的寄存器。另请参见数据发送寄存器 (DXR) 和 TDM 数据发送寄存器 (TDXR)。
数据单元:并行处理器的数据操作硬件单元,包括算术逻辑单元 (ALU)、乘法器、mf 扩展器和桶式转子。
数据单元操作:对于并行处理器,由数据单元中的硬件执行的操作。数据单元允许在单个周期中执行乘法和算术
逻辑单元 (ALU) 数据路径操作。
数据写入总线 (DWEB):保存到程序存储器和数据存储器的数据的内部总线。
dba:本地 RAM0 (LRAM0) 中与并行处理器相关的基址的汇编关键字(0x#000,其中 # 是并行处理器识别
号)。dba 关键字用于使用与并行处理器无关的代码生成地址。
DBMR:请参见动态位操作寄存器。
dcache:请参见数据高速缓存。
DCR:请参见数据高速缓存重置。
DCT:请参见离散余弦变换。
D_DIR:标识包含调试器运行所需命令和文件的目录的环境变量。
DEA:请参见直接外部存取。
取消触发:使数字逻辑器件引脚处于不活动状态。如果引脚是低电平活动,则通过引脚上的高电压取消触发。如果
引脚是高电平活动那个,则通过低电压取消触发。
调试器:用于识别并清除程序中错误的软件。
解码相位:解码指令的管道相位。另请参见管道。
默认任务:无其它任务做好运行准备时运行的任务。
延迟槽:指令的第一个执行相位 (E1) 后发生的 CPU 周期,在其中指令结果不可用。(TMS320C62xx)
Δ 引导传输:一类引导的数据包传输,其中引导表包含要添加到之前的二维插入码的起始地址,以形成新插入码
起始地址的 Δ 值。另请参见引导传输。
Δ 中断:如果通用 I/O 引脚(IO0、IO1、IO2 或 IO3)之一发生变化,将产生的异步串行端口中断 (TXRXINT)。
Δ 中断屏蔽 (DIM) 位:异步串行端口控制寄存器中的位,用于启用和禁用 Δ 检测。Δ 检测功能允许或防止由于
I/O 引脚发生变化而产生的中断。
非常规数:带零指数和非零尾数的浮点数。
目标控制器:传输控制器 (TC) 中处理数据包传输的两个独立控制器之一。目标控制器生成将数据包数据写入目
标存储器区域所需的地址。
目标端口:消息发送至的消息端口。另请参见端口 ID。
检测完成 (ADC) 位:I/O 状态寄存器 (IOSR) 中的位;用于在异步串行端口中实施自动波特率检测的标志位。
(TMS320C2xx)
设备驱动程序:使计算机硬件能与设备通信的软件。设备驱动程序还可能转换数据和调用其它驱动程序来将数据
实际发送到设备。软件开发板 (SDB) 为 Windows NT 使用设备驱动程序来确保主机和 SDB 之间的通信。
Dhrystones:用于基准测试处理器性能的算法。
芯片:包含集成电路的硅片区域的正式术语。一个芯片有许多层,各层都为特定功能而设计。芯片的常用术语是码
数字光源处理 (DLP):一种将图像数据转换为光的全数字显示技术。由 DMD 器件提供支持,DLP 能够清晰投影
几乎任何大小的图像,而不会有损于原始图像的分辨率。
数字回路 (DLB) 模式:一种同步串行端口测试模式,在该模式下,接收引脚从内部连接至统一器件上的发送引脚
。此模式(由 DLB 位启用或禁用)使您可以测试端口是否正常运行。
数字回路 (DLB) 位:将串行端口置于数字回路模式的字段。复位时,DLB = 0。此位存储在串行端口控制 (SPC)
寄存器和时分复用 (TDM) 串行端口控制 (TSPC) 寄存器中。
数字微镜芯片 (DMD):一组基于半导体的数字镜,可以精确地反射投影显示和硬拷贝应用的光源。DMD 支持数
字微镜芯片并以数字方式显示图像。DMD 会将数字信号直接指向您的屏幕,而不用将数字广播信号显示为模拟信号。
数字混合:两种数字信号混合成一种;两种数字信号的代数和。(TMS320C8x)
:可以快速
处理大量数字信息的产品核心,这些产品包括高密度硬盘、桌面电视会议和音频/视频压缩等。此技术在与混合信号设备和嵌入
式软件一起使用时称为 DSP 解决方案,而且它会收集、处理、压缩、传输和显示模拟与数字数据。
数字到模拟 (D/A):离散或不连续的电信号转换为连续可变的信号。另请参见数模转换器。
数模转换器 (DAC):将由一系列数字表示的信号(数字)转换为不断变化的信号(模拟)的器件。另请参见数字到模
数字转换器:将模拟视频信号转换为数字信号进行解码的视频采集前端部分。
DIM:请参见 Δ 中断屏蔽 (DIM) 位。
分维传输:一类传输,包含的源和/或目的地可以是简单连续线性序列的数据字节,也可以包含多个此类区域。另
请参见引导传输。
DIN:Deutsch Industrie Norm。德国国家标准组织,控制一系列音频信号设备的插头、电缆和插座的规格。
DIN 连接器:一类符合德国国家标准组织 (Deutsch Industrie Norm - DIN) 标准的连接器,有时用于计算机和音
频连接。最常见的是 PC 键盘连接器。另请参见迷你 DIN 连接器。
DIO0&DIO3 位:I/O 状态寄存器 (IOSR) 中的位。这些位用于在启用异步串行端口后(即,当异步串行端
口控制寄存器 (ASPCR) 的复位异步串行端口 (URST) 位为 1 时),跟踪之前已知或未知的信号值的变化。例如,DIO0 指示
IO0 引脚上发生变化。另请参见 CIO0&CIO3 位;IO0&IO3 位。(TMS320C2xx)
DIP:请参见双列直插式封装。
直接地址总线 (DAB):提供中央处理单元 (CPU) 所使用的数据地址的总线。
直接寻址:由指令用于寻址数据存储器的方法之一。在直接寻址中,数据页指针 (DP) 持有地址(当前数据页)的 9
个最高有效位 (MSB),而指令字提供地址(偏移量)的 7 个最低有效位 (LSB)。另请参见间接寻址。
直接调用:一个函数使用另一函数的名称调用该函数的函数调用。
直接外部存取 (DEA):访问片外(外部)存储器的方法,无需向传输控制器 (TC) 发送数据包传输请求。
指令:特殊目的的命令,用于控制软件工具的操作和功能。
直接存储器存取 (DMA):一种机制,主机处理器以外的器件争取和接收对存储器总线的控制,因此数据传输可以
在独立于主机的情况下发生。
脏标志:与主处理器数据高速缓存存储器的每个子块关联的存储位,用于指示子块是否包含需要写回主存储器的
已修改数据。
消歧:请参见别名消歧。
反汇编:将存储器的内容从机器语言翻译成汇编语言的过程(也称为反向汇编)。
DISASSEMBLY 窗口:显示存储器内容反汇编的窗口。
断开:导致目标释放 SCSI 总线控制的函数(SCSI 总线置于 BUS FREE 相位)。
不连续:在向 PC 加载新值的指令(如分支、调用、返回)的作用下,调试器获取的地址变得不连续的一种状态。
离散余弦变换 (DCT):用于操作压缩静态和移动图片数据的快速傅立叶变换。另请参见快速傅立叶变换、JPEG
显示:以一种与人类感觉相互作用的形式来输出信息。显示设备包括扬声器、图像投影系统、打印机、调制解调器
和计算机显示器。数字光源处理 (DLP) 技术嵌入在投影系统中,是高级全数字显示设备的一个示例。
显示区:COMMAND 窗口或并行调试管理器 (PDM) 窗口的一部分,调试器/PDM 在其中回显命令条目,显示命
令输出,以及列出进度或错误消息。
显示模式:串行寄存器传输模式,在该模式下,信息从帧存储器传输至显示器件。另请参见采集模式、合并模式。
DISP 窗口:显示聚合数据类型成员的窗口。(此窗口是所有 TI 调试器的标准图形用户界面的组成部分。)
DIV2/DIV1:一起用于决定 ’C2xx/’C24x 时钟发生器的时钟模式(÷2、×1、×2 或 ×4)的两个引脚。(’C209 使用
CLKMOD 引脚并只有两种时钟模式:÷2 和 ×2。)(TMS320C2xx、TMS320C24x)
分频值:定时器分出寄存器 (TDDR) 中的值。此值是片上计时器的预分频计数。分频值越大,计时器中断率越
DLB:请参见数字回路模式 (DLB) 位。
DLRU:最近最少使用的数据。
DMA:请参见直接存储器存取 (DMA) 或数据存储器地址。
DMA 控制器:请参见 DMA 协处理器。
DMA 协处理器:独立于处理器发送存储器位置内容(除初始化外)的外设。(TMS320C4x)
DMA 中断启用 (DIE) 寄存器:控制 DMA 处理器响应哪些中断的寄存器(在 CPU 寄存器文件中)。
DMA 模式:直接存储器存取模式。一种音频系统模式,在该模式下,DMA 传输读取已由音频解码器采集;或者
DMA 传输提供音频数据用于回放。DMA 不可能同时采集和回放。
D_OPTIONS:可用于确定常用调试器选项的环境变量。
DOS/4GW:与 MS-DOS 版本的定点和浮点 DSP 工具对应的存储扩展器。在调用代码生成工具时可以看到此
DOS/16M:内嵌于 TMS320C3x/C4x 代码生成工具中的工具的可执行文件名。偶尔可在错误消息中看到此项
点时钟:按视频数据输出至显示器的频率运转的时钟。(TMS320C8x)
双缓冲:使用双缓冲器来实现两个处理器之间或一个处理器和一个外设之间高效单向数据传输的方法。每个缓冲
器均是一个存储块。通过该存储块,数据从一个处理器(或外设)传输至另一个处理器。接收处理器读取来自一个缓冲器的已发
送数据,同时,发送处理器在另一个缓冲器中准备下一次发送的数据。
双精度浮点:带 64 位及一个额外隐藏位的浮点数。
双字:64 位值。
DP:请参见数据存储器页指针 (DP)。
DRAB:请参见数据读取地址总线。
DRAM:请参见动态随机存取存储器。
DR 位:接收器的数据就绪指示符。在读取接收寄存器或器件已复位时,自动复位为 0 的位。
DRDB:请参见数据读取总线 (DRDB)。
DR 引脚:请参见串行数据接收 (DR) 引脚。
驱动程序:请参见设备驱动程序。
DRR:另请参见数据接收寄存器 (DRR)。
DS:数据存储器选择引脚。DSP 触发 DS 来指示到外部数据存储器的访问(本地或全局)。
DSL:代表 Digital Subscriber Loop(数字用户环路)。它与电话服务共享相同的电话线路,但使用电话线路带宽
的不同部分。它不会干扰正常电话服务,这是因为当前电话线中有很大的一部分容量尚未使用。这就使用户能够挂上 DSL 调
制解调器与当地的因特网业务提供商 (ISP) 通信,而且仍能通过电话进行交谈 - 调制解调器和语音电话可以同时使用一条电
话线路。有时该术语显示为 xDSL。“x”表示各种可以通过数字用户环路来处理的可能信息速率和方法,如:
ADSL,即非对称 DSL。在 ADSL 中,从 ISP 传出的数据速率要高于传入 ISP 的数据速率。例如,
SDSL 表示对称 DSL,其中双向传输数据速率是相同的。
HDSL 表示高速 DSL。
DSK:数字信号处理器 (DSP) 入门套件。提供给新 DSP 用户来实现快速产品使用的工具和文档。
:请参见数字信号处理器。
DSPINT:请参见 DSP 中断 (DSPINT) 位。
DSP 中断 (DSPINT) 位:启用和/或禁用从主机处理器到 DSP 的中断的字段。DSPINT 位从主机处理器写入;
DSP 写入对 DSPINT 位无影响。当 DSPINT = 1,将产生 DSP 中断。在写入到字节排序位 (BOB) 或 DSP 到主机处理器中
断 (HINT) 位时,主机必须向 DSPINT 位写入 0,这样主机就不会调用不必要的 DSP 中断。此位存储在主机端口接口控制
(HPIC) 寄存器中。
D_SRC:一个环境变量,用于确定包含程序源文件的目录。(这是 TI 调试器环境的标准组成部分。)
DSWS:请参见数据空间等待状态 (DSWS) 位。
DTR:请参见数据中断就绪。
双列直插式封装 (DIP):在两个长边上封装引脚的常见矩形芯片。
虚拟周期:CPU 使用同一地址重新加载程序计数器的 CPU 周期。
DWAB:请参见数据写入地址总线。
DWEB:请参见数据写入总线。
DX 引脚:请参见串行数据发送 (DX) 引脚。
DXR:请参见数据发送寄存器。
动态位操作寄存器 (DBMR):一种存储器映射寄存器,用于在缺少长立即值的情况下,屏蔽到并行逻辑单元
(PLU) 的输入。
动态存储器分配:由多种函数(如 malloc、calloc 和 realloc)用于在运行时为变量动态分配存储器的技术。这通
过定义较大的存储器池(堆)并使用函数分配堆中的存储器来实现。
动态随机存储存储器 (DRAM):通常用于外部存储器的存储器。特殊的动态内存器电路;它要求每位信息定期刷
新或恢复至其编程状态,以保持有效数据。
动态范围 :设备可以处理而不会导致溢出或失真的输入或输出范围。
EALU:请参见扩展算术逻辑单元。
EALU||ROTATE:并行处理器的扩展算术逻辑单元 (EALU) 变化,使您可以将桶式旋转的结果保存至其它的目
标寄存器。(TMS320C8x)
EGA:增强型图形适配器。视频卡的行业标准。
EISA:扩展的行业标准架构。PC 总线的行业标准。
EMI:电磁干扰。
嵌入式软件:可以与微处理器的微代码指令集一样简单,也可以与机顶线缆调制解调器盒中的安全软件一样复杂
。嵌入式软件不是在主用户的控制下执行特定的功能,往往与数字信号处理器和混合信号器件一起使用来构成 DSP 解决方案
EMIF:外部存储器接口。
EMIF CE 空间:由 EMIF 上芯片启用定义的 4 个存储器空间之一。
仿真器:目标系统外的调试工具,可提供对目标系统中的 TMS320 处理器的直接控制。
Emurst(仿真器复位命令):复位仿真器的调试器实用程序。
启用额外索引寄存器 (NDX) 位:决定对辅助寄存器 0 (AR0) 的修改或写入是否也会修改或写入索引寄存器
(INDX),以及辅助寄存器比较寄存器 (ARCR) 是否保持与 TMS320C2x 的兼容性的字段。此位将存储在处理器模式状态寄
存器 (PMST) 中。
启用多个 TREG (TRM) 位:一个字段,指示加载 TREG0 (LT/A/D/P/S) 指令是否仅加载临时寄存器 0
(TREG0) 或加载全部 3 个临时寄存器(TREG0、TREG1 和 TREG2),以保持与 TMS320C2x 的兼容性。TRM 位使
TMS320C5x 能够在 ’C2x 兼容模式 (TRM = 0) 或 ’C5x 增强模式 (TRM = 1) 下,在配合使用 TREG0、TREG1 和
TREG2 的情况下运行。TRM 位影响所有修改 TREG0 的 ’C2x 兼容指令的运行。此位将存储在处理器模式状态寄存器
(PMST) 中。(TMS320C5x)
应用起点:目标存储器中程序开始执行的点。
环境变量:1) 调试器用来查找目录或获得调试器选项的特殊系统符号。2) 可用于修改汇编器或链接器的命令行
输入,或修改环境的系统符号。3) 定义并分配给字符串的系统符号。它们通常包括在批处理文件(例如 .cshrc)中。
收尾程序:函数中代码的一部分,用于恢复堆栈并返回。另请参见管道循环收尾程序。
EPROM:请参见可擦除可编程只读存储器。
可擦除可编程只读存储器 (EPROM):一种只读存储器,其中存储的数据可通过紫外线灯或其它方式擦除。它可
通过适当的电压脉冲逐位重新编程。
以太网:Xerox 的标准组网协议,在局域网中使用,往往连接不相似的设备。
事件:可以导致任务开始执行的激励。
事件标志:存储器中绑定到一个端口或信标的位,用于指示特定事件是否发生。
事件引脚:软件开发板 (SDB) 中断控制器上的一个引脚,在触发后可触发事件。(TMS320C8x)
事件寄存器:任务描述符中包含相关任务的 32 个事件标志的字段。
EVM:评估模块。
EVRC:增强型可变速率语音编码器。
异常:正常任务程序流程之外处理的情况。任务中的异常是相当于处理器中硬件中断的软件状况。
异常标志:任务异常寄存器中的位,指示特定异常类型的状态。
异常处理程序:与任务关联的函数,用于处理任务中发生的异常。异常处理程序响应任务中异常的方式,与中断服
务例程 (ISR) 响应处理器中硬件中断的方式类似。
异常寄存器:任务描述符中包含相关任务的 32 个异常标志的字段。
可执行模块:可在目标系统中执行的链接对象。
执行数据包:并行执行的指令块。
执行相位:多相位处理器管道的最后相位;执行指令的相位。另请参见管道。
执行阶段:主处理器获取、执行、存取 (FEA) 管道的第二个阶段和并行处理器获取、寻址、执行 (FAE) 管道的第
三个阶段。这些阶段的运行对于主处理器和平行处理器不同。对于主处理器的执行阶段,将解码指令,从寄存器读取源操作数,
执行操作,并将结果写入目标寄存器。对于并行处理器,所有数据单元操作将发生,以及存储器存取(加载和存储)和寄存器到
寄存器的移动。(TMS320C8x)
执行程序:多任务软件系统的一部分,负责执行应用任务,实现任务间的通信,并管理共享资源。
退出列表:每次任务退出时由内核执行的函数的列表。
扩展器:对于并行处理器,通过将每个 1 位、2 位或 4 位值分别扩大 32、16 或 8 倍来扩展到 32 位字的算术逻
辑单元 (ALU) 数据路径硬件。要扩展的值可以包含在多标志 (mf) 寄存器中,后者是唯一连接到并行处理器的扩展器的寄存器
表达式:汇编器编程中的一个或多个运算,由符号、常数和成对括号的组合表示,并由算术运算符隔开。
扩展算术逻辑单元 (EALU):并行处理器的操作集,用于通过在 D0 寄存器(而非操作代码)中指定算术逻辑单元
(ALU) 操作和/或乘法器功能来扩展一般 ALU 函数。
扩展精度浮点格式:浮点数的 40 位表示,带 32 位尾数和 8 位指数。
扩展精度寄存器:主要用于扩展精度浮点计算的 40 位寄存器。浮点运算使用扩展精度寄存器的位
39&0。但是,整数运算使用位 31&0。
外部存取活动选通 (STRB):STRB 在访问外部程序、数据或 I/O 空间的过程中触发。
外部地址:请参见片外地址。
外部标志 (XF) 引脚:通用输出引脚,其状态可通过状态寄存器 ST1 中的 XF 位读取或更改。(TMS320C2xx、
TMS320C24x、TMS320C5x、TMS320C54x)
外部标志 (XF) 引脚状态位:1) 驱动外部标志 (XF) 引脚电平的字段。复位时,XF = 1。此位存储在状态寄存器 1
中。(TMS320C2xx、TMS320C24x、TMS320C5x、TMS320C54x)
外部中断:由引脚上特定值触发的硬件中断。
外部启动的数据包传输 (XPT):由外部器件通过 ’C8x 的 XPT [2:0] 输入启动的数据包传输。
(TMS320C8x)
外部符号:1) 在当前模块中定义并在另一模块中存取,或 2) 在当前模块中存取但在另一模块中定义的符号。
FAE 管道顺序:获取、寻址、执行管道顺序。并行处理器的指令执行单元管道。获取阶段包括指令和操作数获取;
寻址阶段包括地址计算和可能的 crossbar 访问;执行阶段包括数据单元操作、存储器存取和寄存器到寄存器的移动。
(TMS320C8x)
快速傅立叶变换 (FFT):计算离散傅立叶变换算法的有效办法,该算法在时间域和频率域之间转换函数。时间域
到频率域称为正向转换,频率域到时间域称为反向转换。
快速模式:主处理器 (MP) 浮点单元模式,在该模式下,执行 MP 浮点指令时所有非常规数对于输入操作数和输
出结果均作为 0 处理。
故障:导致系统故障的任何情况。
FCLK:帧时钟。控制视频控制器帧定时器的内部视频逻辑的时钟。(TMS320C8x)
FE:请参见格式扩展 (FE) 位。
FEA 管道顺序:获取、执行、存取管道顺序。主处理器的指令执行整数单元管道。获取阶段包括指令和操作数获取
;执行阶段包括操作和寄存器到寄存器移动;可选的存取阶段包括存储器存取)加载和存储)。
FE 位:帧错误指示符位。I/O 状态寄存器 (IOSR) 中的位,指示将字符接收到异步串行端口中期间是否检测到有
效的停止位。(TMS320C2xx)
获取:计算机周期的一部分,在此期间,将从存储器检索下一指令。
获取数据包:包含多达 8 条指令的程序数据块。
获取阶段:主处理器获取、执行、存取 (FEA) 管道和并行处理器获取、寻址、执行 (FAE) 管道的第一个阶段,在此
期间,将获取指令及其操作数。另请参见 FEA 管道顺序或 FAE 管道顺序。
FFT:请参见快速傅立叶变换。
字段:可用软件配置的数据类型,长度可编程为 1 到 8 位。
字段提取移动:并行处理器的寄存器到寄存器移动,用于右对齐源寄存器中的指定字节或半字,并将带 0 或符号
扩展的结果写入目标寄存器。源寄存器必须是 D 寄存器,但目标寄存器可以是任何并行处理器寄存器。
字段复制移动:并行处理器的寄存器到寄存器移动,用于复制源寄存器中的低字节或半字来填充 32 位,并将结
果写入目标寄存器。源寄存器必须是 D 寄存器,但目标寄存器可以是任何寄存器。
FIFO:先入先出。项目按其输入顺序输出的数据结构或硬件缓冲队列。缓冲未同步的发送器和接收器之间的数据
流时,FIFO 非常有用;即,接收器和发送器未按完全相同的速率发送和接收项目。如果在一个方向上速率差别太大且时间太长
,FIFO 会变满(阻断发送器)或变空(阻断接收器)。(TMS320C8x、TMS320C4x)
FIFO 缓冲器:先入先出缓冲器。数据存储后,将按照与存储相同的顺序进行检索的存储器部分。同步串行端口具
有两个四字深 FIFO 缓冲器:一个用于发送操作,一个用于接收操作。(TMS320C24x)
FIFO 标志:根据 FIFO 状态设定或清除的指示符。(TMS320C8x)
FIFO 状态寄存器:FIFO 器件中用于存储有关该器件的状态信息的寄存器。(TMS320C8x)
FIG:请参见帧忽略 (FIG) 位。
文件标头:常用对象文件格式 (COFF) 对象文件的一部分,包含关于该对象文件的一般信息,段标头数、可将该
对象文件下载至的系统类型、符号表中的符号数以及符号表的起始地址。
文件级优化:一种优化级别,汇编器使用其具有的有关整个文件的信息来优化代码(相对于程序级优化,汇编器使
用其具有的有关整个程序的信息来优化代码)。
FILE 窗口:显示当前 C 代码内容的窗口。FILE 窗口主要用于显示 C 代码,但可用于显示任何文本文件。(此窗
口是所有 TI 调试器的标准图形用户界面的组成部分。)
填充值传输:一种源传输类型,不传输数据,而是在数据包传输属性中指定一个源值。此填充值用于填充由目标传
输参数定义的目标存储器。
浮点处理器:有限脉冲响应。
固定插入码引导传输:使用包含 32 位字对齐条目的片上引导表的引导传输。另请参见引导传输。
FIR:用于在有限动态范围内进行多位计算。
每秒浮点运算次数 (FLOPS) :指定给浮点处理器的功能性能度量。它通常称为 MFLOPS 或百万次 FLOPS。
标记:二进制状态指示符,其状态指示特定条件是否已发生或生效。
标记偏移量:FIFO 存储器件中的偏移量,决定何时设定或清除 FIFO 标志。
闪存:非易失性只读存储器,可电子擦除和编程。
浮点加法单元忙:此情况下,浮点加法单元处于停滞状态或其管道已满;因此该单元无法接收新指令。
浮点空:此情况下,浮点单元的任何管道阶段中均无指令。
浮点异常处理程序例程:用于服务主处理器浮点异常陷阱,以向用户提供信息或尝试恢复的例程。
浮点乘法单元忙:此情况下,主处理器浮点乘法单元处于停滞状态或其管道已满;因此该单元无法接收新指令。
浮点单元 (FPU):主处理器的 IEEE 标准 754 硬件,包含一个完整的双精度浮点加法单元和一个带单精度核的
双精度浮点乘法单元。
刷新:请参见高速缓存刷新。
FMV:全动视频。
FO:请参见格式 (FO) 位。
FPU:请参见浮点单元。
外部节点:特定任务的可执行代码所驻留节点以外的处理器节点。此术语是相对的。在特定节点 n 上执行的任务
将此节点当做其本地节点,但在其它节点上执行的任务会将其当做外部节点。
格式 (FO) 位:指定串行端口发送器和接收器的字长的字段。数据传输时,最高有效位 (MSB) 在前。复位时,FO
= 0。此位存储在串行端口控制寄存器 (SPC) 和 TDM 串行端口控制寄存器 (TSPC) 中。
格式扩展 (FE) 位:与格式 (FO) 位配合使用来指定缓冲串行端口 (BSP) 发送器和接收器的字长的字段。当 FO =
FE = 00,格式为 16 位字;当 FO = FE = 01,格式为 10 位字;当 FO = FE = 10,格式为 8 位字;当 FO = FE = 11,格式为
12 位字。对于 8、10 和 12 位字,接收的字将右对齐,且符号位将扩展,以形成 16 位字。要发送的字必须右对齐。复位时,FE
= 0。此位存储在 BSP 控制扩展寄存器 (SPCE) 中。
FR0/FR1:FIFO 接收中断位。同步串行端口控制寄存器中的位,用于根据接收 FIFO 缓冲器中的字数设置中断
触发条件。(TMS320C2xx)
帧:单个垂直扫描期间的屏幕图像输出。
帧忽略 (FIG) 位:仅用于传输连续模式(外部帧)和接收连续模式的字段。复位时,FIG = 0。此位存储在 BSP 控
制扩展寄存器 (SPCE) 中。
帧锁定:视频控制器 (VC) 模式,允许两个帧定时器锁定在一起,这样它们就能保持同步。当采集和显示系统中需
要不同的定时信号参数,但最好能协调两个参数时,这非常有用。
帧同步模式 (FSM) 位:指定串行端口操作是否需要帧同步脉冲(FSX 和 FSR)的字段。复位时,FSM = 0。此位
存储在串行端口控制寄存器 (SPC) 和 TDM 串行端口控制寄存器 (TSPC) 中。
帧同步极性 (FSP) 位:决定帧同步脉冲状态的字段。复位时,FSP = 0。此位存储在 BSP 控制扩展寄存器
(SPCE) 中。
帧同步模式:同步串行端口中决定连续数据传输之间是否需要帧同步脉冲的两个模式之一。另请参见猝发模式、
连续模式。
帧同步脉冲:标志着从同步串行端口开始发送或开始接收到同步串行端口的脉冲。
帧定时器:视频控制器 (VC) 中提供视频定时控制,并在需要端口寄存器传输 (SRT) 时向 SRT 控制器作出指示
的定时器。(TMS320C8x)
帧错误:当异步串行端口收到没有有效停止位的数据字符时,将发生的错误。另请参见 FE 位。
Free 位:当在高级语言调试器中遇到断点时,与 Soft 位配合使用来决定串行端口或定时器状态的字段。复位
时,Free = 0。(TMS320C2xx)
频率:每单位时间的周期数,用赫兹 (Hz) 表示。1Hz 等于每秒一个周期。
前沿:消隐开始和相应同步脉冲之间的视频波形间隔。水平前沿指定为整数个帧时钟 (FCLK) 期;垂直前沿指定
为整数线(对于隔行扫描模式为半线)。另请参见后沿。
FSM:请参见帧同步模式 (FSM) 位。
FSM 位:同步串行端口控制寄存器 (SSPCR) 中的位,用于决定同步串行端口的帧同步模式。另请参见猝发模式
、连续模式。
FSP:请参见帧同步极性 (FSP) 位。
FSR 引脚:请参见接收帧同步引脚。
FSX 引脚:发送帧同步引脚。
FT0/FT1:FIFO 发送中断位。同步串行端口控制寄存器中的位,用于根据发送 FIFO 缓冲器中的字数设置中断
触发条件。(TMS320C2xx)
函数内联:在调用点为函数插入代码的过程。这可以节约函数调用的开销,并允许优化器在周围代码的上下文中
优化函数。
增益级:增加信号的电路部分;以及让数字信号获得增益的算法部分。(TMS320C8x)
镓砷 (GaAs):镓和砷化合物的合金,用作芯片的基本材料。此处理技术的速度是硅片的数倍,使无线传输能广播
并接收上千个视频通道的立体声音频和数据。
GBC:全局总线控制器。
通用输入/输出引脚:可用于接收输入信号和/或发送输出信号,但未链接到特定用途的引脚。
全局地址单元:使用全局寻址寄存器(a8 & a12、a14、a15),通过全局索引寄存器 (x8 & x10) 的
预加、后加、预减或后减,或者直接偏移量来生成地址的并行处理器硬件。
全局数据存储器空间:四个存储器空间之一。全局数据存储器空间可以与系统内的其它处理器共享数据或作为额
外的数据存储器空间。
全局中断启用 (GIE):控制状态寄存器 (CSR) 中的位,用于启用或禁用可屏蔽中断。(TMS320C62xx)
全局合法:并行处理器对全局端口的访问权限,因为相关地址在共享 RAM 中。如果访问并非全局合法,将由传输
控制器 (TC) 执行直接外部存储 (DEA)。并行处理器的管道将在 DEA 完成前处于停滞状态。
全局存储器分配寄存器 (GREG):用于指定全局数据存储器大小的存储器映射寄存器。未由 GREG 分配用于全
局数据存储器的地址可用于本地数据存储器。
全局端口:可访问任何共享 RAM(任何并行处理器数据 RAM 或参数 RAM)的数据端口。
全球定位系统 (GPS):使用卫星信号来跟踪或定位地面上的车辆或船只。
全局符号:1) 在当前模块中定义并在另一模块中存取,或 2) 在当前模块中存取但在另一模块中定义的符号。
移动通信全球系统 (GSM) 全局符号:欧洲数字移动电话服务标准,它包括增强的功能。
全局传输:由全局地址单元执行的并行处理器操作。这可以是存储器存取(加载或存储)、地址单元算术或寄存器
到寄存器移动。
GMICR:全局存储器接口控制寄存器。
GP:通用。
图形用户界面 (GUI):提供窗口、菜单、对话框、图标、列表和选项的屏幕格式,使您可以通过指向图形表示,使用
鼠标选择项目或使用键盘来启动程序或者执行任务。
图形输出显示器电缆:显示器制造商提供的电缆,可将视频图形阵列 (VGA) 连接至显示器。
灰阶:或称灰度。一系列精确已知的灰度梯度,打印出来用于校准显示器或打印机中的相关梯度。在图形中,包含
各种灰度梯度。对于显示器,颜色格式中的每一个像素都由一个 8 位值决定。此值通过 8 位值带有的红色、绿色和蓝色分量映
射到 RGB 空间中。结果是可从黑到灰,再到纯白的像素。(TMS320C8x)
GREG:请参见全局存储器分配寄存器。
接地母线:条状导电材料,一端接地,另一端连接到人或物体身上,这样静电就可以消散到地面并绕过电子电路。
通常由人们在处理对静电敏感的各类电子元件或组件时使用。
GROUP:向 TI 代码生成工具集中的链接器发出的指令,迫使连续分配指定的输出段(作为组)。
GSM:移动通信全球系统。
GUI:请参见图形用户界面。
引导传输:一种传输,其中维地址的序列通过片上存储器表来引导,而不仅仅是通过数据包传输参数值来计算。另
请参见分维传输。
引导表:描述数据包传输中单个插入码的参数表。另请参见插入码。
半字:16 位值。
HALTR:请参见自动缓冲接收器停止 (HALTR) 位。
HALTX:请参见自动缓冲发送器停止 (HALTX) 位。
硬件中断:通过与片上外设或外部器件的物理连接触发的中断。
HBLNK:水平消隐。双向的水平定时信号,用于启用或禁用像素采集和显示。HBLNK 每条线发生一次,并具有
定义为整数个帧时钟 (FCLK) 期的脉宽。另请参见消隐脉冲。
堆:大型的存储器池,可由应用程序和执行程序在运行时分配。
十六进制命令文件:包含十六进制转换实用程序选项,并为十六进制转换实用程序的输入文件命名的文件。
十六进制转换实用程序:该程序接收常用对象文件格式 (COFF) 文件,并将其转换为适合加载到 EPROM 编程
器中的多种标准 ASCII 十六进制格式之一。
HDD:硬盘驱动器的英文缩写。
高级语言调试:编译器保留符号和高级语言信息(如类型和函数定义)的能力,这样调试工具就可以使用此类信息
HINT 位:DSP 到主机处理器中断。用于启用和/或禁用 DSP 到主机处理器的中断的字段。复位时,HINT = 0。
此位存储在主机端口接口控制寄存器 (HPIC) 中。(TMS320C57、TMS320C54x)
命中:处理器获取的指令存在于高速缓存中的情况。
HM:请参见保持模式 (HM) 位。
HOLD:输入信号,使外部器件可以请求外部总线的控制。如果外部器件将 HOLD 引脚驱动为低电平且 CPU 在
HOLDA 引脚发送确认,则外部器件具有总线控制,直至其将 HOLD 驱动为高电平或生成了不可屏蔽的硬件中断。如果未使
用 HOLD,应将其拉至高电平。
HOLDA:HOLD 确认信号。由 CPU 发送至 HOLDA 引脚的输出信号,以确认正确启动的 HOLD 操作。当
HOLDA 为低电平时,处理器处于保持状态,并且地址、数据和存储器控制线都可用于外部电路。
保持模式 (HM) 位:一个 1 位字段,用于当 HOLD 信号启动断电模式后,决定 CUP 是否可以停止或继续。复位
时,HM = 1。此位存储在状态寄存器 1 (ST1) 中。
HOLD 操作:允许直接访问存储器和/或 I/O 器件的操作。当 HOLD 信号启动 HOLD 操作后,外部总线进入高阻
抗状态,并触发 HOLDA 信号。当主机处理器取消触发 HOLD 高电平,总线返回其正常状态,HOLD 操作结束。
(TMS320C24x)
空洞:存储器中区域,未包含任何实际的代码或数据。
HOM:请参见仅主机模式。
水平消隐:双向定时信号,用于启用或禁用像素采集和显示。水平消隐每条线发生一次;其脉宽定义为整数个帧时
钟 (FCLK) 期。另请参见消隐。(TMS320C8x)
水平同步:复合视频信号的一部分,指示接收器将图像按从左至右的维度放到哪个位置。水平同步脉冲将指示接
收系统新扫描线的开始位置。另请参见垂直同步。(TMS320C8x)
仅主机模式 (HOM):仅允许主机访问主机端口接口 (HPI) 存储器的模式。在 HOM 下,CPU 无法访问 HPI 存储
主机端口接口 (HPI):一个 8 位并行接口,供 CPU 用来与主机处理器进行通信。
主机端口接口控制 (HPIC) 寄存器:控制主机端口接口 (HPI) 操作的寄存器。(TMS320C54x)
整理:不直接促进计算机程序的实施的,而是促进程序组织的操作或例程。
HPI:请参见主机端口接口 (HPI)。
HPIA:请参见 HPI 地址 (HPIA) 寄存器。
HPI 地址 (HPIA) 寄存器:存储主机端口接口 (HPI) 存储器块地址的寄存器。HPIA 可以预递增或后递增。
HPI 地址寄存器高 (HPIAH) 字节:存储在主机端口接口地址 (HPIA) 寄存器中较高的 8 位。另请参见 HPI 地址
(HPIA) 寄存器。
HPI 地址寄存器低 (HPIAL) 字节:存储在主机端口接口地址 (HPIA) 寄存器中较低的 8 位。另请参见 HPI 地址
(HPIA) 寄存器。
HPIAH:请参见 HPI 地址寄存器高 (HPIAH) 字节。
HPIAL:请参见 HPI 地址寄存器低 (HPIAL) 字节。
HPIC:请参见主机端口接口控制 (HPIC) 寄存器。
HPICH:请参见 HPI 控制寄存器高 (HPICH) 字节。
HPICL:请参见 HPI 控制寄存器低 (HPICL) 字节。
HPI 控制寄存器高 (HPICH) 字节:存储在主机端口接口控制 (HPIC) 寄存器中较高的 8 位。另请参见 HPI 控制
(HPIC) 寄存器。
HPI 控制寄存器低 (HPICL) 字节:存储在主机端口接口控制 (HPIC) 寄存器中较低的 8 位。另请参见 HPI 控制
(HPIC) 寄存器。
HSYNC:水平同步。每条线发生一次的双向水平定时信号,其脉宽定义为整数个帧时钟 (FCLK) 期。同步信号可
用于启用显示频的电子束回扫。
IACK:请参见中断确认信号。
IC:请参见集成电路。
ICPU 中断标志寄存器 (IF):包含 CPU、串行端口、定时器和 DMA 中断标志的寄存器。
ICR:1) 指令高速缓存复位。与主处理器 cmnd 指令一起发送的命令,用于重置所有指令高速缓存标志寄存器和
指令最近最少使用 (ILRU) 寄存器。2) 请参见中断控制寄存器 (ICR)。(TMS320C24x、TMS320C8x)
ID:请参见标识符。
标识符 (ID):包含资源表索引、序列号和资源类型代码的字段;它标识内核资源,比如端口、信标或任务。
IE:请参见内部中断启用寄存器。
IEEE-754 浮点单元:包含在 TMS320C8x 的主精简指令集计算机 (RISC) 处理器的核心中的浮点数学单元。
(TMS320C8x)
IEEE-754 标准:由 IEEE 计算机协会标准委员会推行的一项标准,描述了浮点数的各个方面,比如定义、格式、
例外和舍入详细信息等。
IEEE 1394:TI 在一个芯片组中发布的国际高性能串行总线标准,使视频、音频和外设应用能通过通用输入/输出
接口进行实时数据传输。使用该技术,数码摄像机、CD-ROM、打印机、硬盘和音频/立体声设备都能通过单根电缆将数据高速
移动到台式机和笔记本电脑。
IEEE 1149.1 标准:“IEEE 标准测试访问端口和边界扫描架构”,1990 年首次发布。另请参见 JTAG。
IEEE 模式:一种主处理器 (MP) 浮点单元模式,在该模式下执行 MP 浮点指令时,非常规数将按 IEEE-754 标
准中所定义的进行处理。
IEEE 标准 0:请参见 JTAG。
IIE:请参见内部中断启用寄存器。
IIF:请参见 IIOF 标志寄存器。
IIOF 标志寄存器 (IIF):控制四个外部引脚(IIOF0 至 IIOF3)的功能(通用 I/O 或中断)。它还包含定时器和/或
DMA 中断标志。(TMS320C4x)
图像处理:增强图像或从图像中提取信息或特征。
立即寻址:获取指令使用的数据值的方法之一。数据值是直接嵌入指令字的常数;不访问数据存储器。
立即操作数/立即值:使用立即寻址的指令中作为操作数给出的常数。
IMR:请参见中断屏蔽寄存器。
IN0 位:输入 0 位。使接收时钟输入 (CLKR) 引脚能用作输入的字段。IN0 反映器件的 CLKR 引脚的电平。此位
存储在串行端口控制 (SPC) 和 TDM 串行端口控制寄存器 (TSPC) 中。
IN1 位:输入 1 位。使发送时钟输入/输出 (CLKX) 引脚能用作输入的字段。IN1 反映器件的 CLKX 引脚的电平。
此位存储在段程序计数器 (SPC) 和时分复用 (TDM) 串行端口控制寄存器 (TSPC) 中。
增量链接:通过多个阶段链接文件。增量链接对于大型应用程序很有用,因为您可以对应用程序分区,分别链接各
个部分,然后将所有部分链接在一起。
索引寄存器 (INDX):为间接寻址更新指定增量大小大于 1 的存储器映射寄存器。在位反向寻址中,INDX 定义数
组大小。(TMS320C2x、TMS320C2xx、TMS320C5x)
索引寄存器:辅助寄存器算术单元 (ARAU) 用于索引地址的两个寄存器(IR0 和 IR1)。(TMS320C3x/4x)
间接寻址:获取指令使用的数据值的方法之一。当一个指令使用间接寻址,数据存储器将由当前辅助寄存器定址。
另请参见直接寻址。
间接调用:一种函数调用,一个函数通过给出被调用函数的地址来调用另一个函数。
INDX:请参见索引寄存器 (INDX)。
INTn:用于生成通用硬件中断的外部引脚。
init.cmd:包含调试器初始化命令的批处理文件。如果初次调用调试器时此文件不存在,则所有存储器无效。(这
是 TI 调试器环境的标准组成部分。)
initdb.bat:作为正常使用调试器的一部分,必须输入 DOS 命令来设置调试器环境。这样做的最简便方法是编辑
PC 的 autoexec.bat 或者创建只用于此目的的 initdb.bat 文件。
加载时初始化:连接 C 代码时由链接器使用的初始化方法。链接器在您使用 &cr 选项调用链接器时使用
此方法。此方法在加载时,而不是运行时,初始化变量。
初始化段:包含可执行代码或数据的常用对象文件格式 (COFF) 段。初始化段可以使用 .data、.text 或 .sect 指
启动器:请求另一 SCSI 器件执行操作的小型计算机系统接口 (SCSI) 设备(通常为主机计算机)。
初始化出列表:每次创建新任务时由内核执行的函数的列表。
输入时钟信号 (CLKIN):在 CLKIN/X2 引脚上提供给片上时钟发生器或由片上振荡器内部生成的时钟源信号。
时钟发生器除以或乘以 CLKIN 来生成 CPU 时钟信号 (CLKOUT1)。
输入数据定标移位器:16 到 32 位桶式左移位器,在获取周期中将输入的 16 位数据向左移位 0 到 16 个位置(
相对于 32 位输出),无周期开销。也称为输入移位器。
输入段:对象文件中链接到可执行模块的段。
指令:导致操作执行的编程基本单元;它由操作代码、操作数及可选的标签和注释组成。
指令总线:独立于处理器的总线,用于访问来自片上静态 RAM (SRAM) 的指令。每个并行处理器使用 64 位指
令总线,而主处理器使用 32 位指令总线。
指令高速缓存:包含要由其中一个处理器执行的当前指令的片上静态 RAM (SRAM)。高速缓存未命中由传输控
制器处理。(TMS320C8x、TMS320C3x/4x)
指令解码相位:管道的第二相位;在该相位中,指令将解码。另请参见管道。
指令执行相位:管道的第四相位;在该相位中,指令将执行。另请参见管道。
指令获取相位:管道的第一相位;在该相位中,指令从程序存储器中获取。另请参见管道。(TMS320C8x)
指令指针 (IP):指向当前处于管道获取阶段的指令的主处理器寄存器。
指令指针寻址 (IPA):指向程序寻址管道阶段中当前语句的并行处理器寄存器。
指令指针执行 (IPE):指向程序执行管道阶段中当前语句的并行处理器寄存器。
指令端口:并行处理器用来与其指令高速缓存通信的端口。
指令寄存器 (IREG) 或 (IR):包含实际要执行的指令的寄存器。
指令字:定点 DSP 编程,一个指令字是一个 16 位值,表示全部或一半的指令。由 16 位完全表示的指令使用一
个指令字。必须由 32 位表示的指令使用两个指令字;第二个字是常数。(在浮点器件中,所有指令字都是 32 位的。)
集成电路:芯片或码片的正式名称。该名称源自将原先分开的晶体管、电阻和电容集成在单个码片上。
集成预处理器:与解析器合并的 C 预处理器,可实现快速编译。同时提供独立预处理或已预处理的列表。
综合业务数字网 (ISDN):从现有电话服务发展而来的全球数字通信网络。其目标是用能传送各种数据(从语音到
计算机传输、音乐和视频)的全数字交换和传输设施,来替换现今要求数模转换的电话线。ISDN 构建在两类主要的通信通道之
上:B 通道,以 64 Kb/s 的速度传送数据;D 通道,以 16 或 64 Kb/s 的速度传送控制信息。计算机和其它器件通过简单
标准的接口来连接 ISDN 线路。全面实施后(可能在 2000 年前后),人们期望 ISDN 为用户提供更快、更广泛的通信服务。
(TGC4000 DM Supp)
隔行扫描模式:每帧包含两个垂直场的视频模式。一个场显示奇数水平线,另一个场显示偶数水平线。实际上,传
输的图片数量增倍,从而减少闪烁。
智能网络:一个交换和信令概念,它将数据库和应用处理器中的大量智能集中在网络中,而不是集中于中央办公
室交换机设备。这将使网络能够快速而精确地处理有关路由、信令和信息结构等复杂指令。
系列间实用程序:将您的原始 C 源语句作为注释插入汇编器的汇编语言输出的实用程序。C 语句插入对应汇编指
令的旁边。
内部地址:
(MVP) 芯片的内部地址。从 0x 到 0x1FFF FFFF 的地址是片上地址。内部地址也称为片上地址。
内部数据存储器块:组成连续地址组的存储器组。’C6x 存储器组是相互交错的,因此半字地址从块中的一个存储
器组跨越到下一个。
内部中断启用寄存器:CPU 寄}

我要回帖

更多关于 L蓝牙 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信