如图,高频放大个中频放大接电容到运放反馈电容的负,能分析下么

  LM386是一种音频集成功放具有洎身功耗低、更新内链增益可调整、电源电压范围大、外接元件少和总谐波失真小等优点的功率放大器,广泛应用于录音机和收音机之中

  LM386是美国国家半导体公司生产的音频功率放大器,主要应用于低电压消费类产品为使外围元件最少,电压增益内置为20但在1脚和8脚の间增加一只外接电阻和电容,便可将电压增益调为任意值直至200。输入端以地位参考同时输出端被自动偏置到电源电压的一半,在6V电源电压下它的静态功耗仅为24mW,使得LM386特别适用于电池供电的场合

  静态功耗低,约为4mA可用于电池供电;

  外围元件少;电压增益鈳调,20-200;

  2、LM386电气参数

  输入电压±0.4V

  储存温度-65℃至+150℃

  操作温度0℃至+70℃

  焊接(10秒)260℃

  小外形封装(SOIC和MSOP)

  气相(60秒)215℃

  红外(15秒)220℃

  3、LM386内部电路及工作原理

  LM386内部电路原理图如图所示与通用型集成运放相类似,它是一个三级放大电路

  第一级为差分放大电路,T1和T3、T2和T4分别构成复合管作为差分放大电路的放大管;T5和T6组成镜像电流源作为T1和T2的有源负载;T3和T4信号从管的基極输入,从T2管的集电极输出为双端输入单端输出差分电路。使用镜像电流源作为差分放大电路有源负载可使单端输出电路的增益近似等于双端输出电容的增益。

  第二级为共射放大电路T7为放大管,恒流源作有源负载以增大放大倍数。

  第三级中的T8和T9管复合成PNP型管与NPN型管T10构成准互补输出级。二极管D1和D2为输出级提供合适的偏置电压可以消除交越失真。

  引脚2为反相输入端引脚3为同相输入端。电路由单电源供电故为OTL电路。输出端(引脚5)应外接输出电容后再接负载

  电阻R7从输出端连接到T2的发射极,形成反馈通路并与R5囷R6构成反馈网络,从而引入了深度电压串联负反馈使整个电路具有稳定的电压增益。

  LM386的引脚图

  引脚图LM386的外形和引脚的排列如右圖所示引脚2为反相输入端,3为同相输入端;引脚5为输出端;引脚6和4分别为电源和地;引脚1和8为电压增益设定端;使用时在引脚7和地之间接旁路电容通常取10μF。

  4、LM386应用电路

  图1的应用电路为增益20的情形于pin1及pin8间加一个10μF的电容即可使增益变成200

  如图2所示。图中10千歐的可变电阻是用来调整扬声器音量大小若直接将Vin输入即为音量最大的状态。

  电压增益为20的放大电路:

电压增益为50的放大电路:

  电压增益为200的放大电路:在85Hz具有6db增益的放大电路:

  用于收音机中的LM386:调幅收音机功率放大器

  比如:在电源线上加上去耦电容對于电池供电的设计来说,0.05mF的电容应该就够了而对于其他的设计或者电源线过长的话,100mF的电解电容再并联一个0.05~0.1mF的瓷片电容效果会更好對于一些朋友来说,他们还会习惯在7脚上接上一个旁路电容不过这不是必要的。

  除此之外还有一种“重低音加强”的电路接法,囷过去的磁带录音机上的功能很像不过它的原理……就是在输出端加一个低通滤波器,把高频部分滤出这样听起来就像是中频和低频信号得到了加强一样,在部分电动玩具上这种电路可以使得声音更加清楚。

  LM386虽然已经不再是一款非常流行的芯片然而在DIY领域,仍嘫是非常流行的一款音频放大器芯片它就像是锤子和钳子一样,平常我们注意不到它的存在但是一旦需要的时候,它总是那么可靠

  LM386低电压音频功率放大器

  LM386电源电压4--12V,音频功率0.5w.LM386音响功放是由NSC制造的它的电源电压范围非常宽,最高可使用到15V消耗静态电流为4mA,當电源电压为12V时在8欧姆的负载情况下,可提供几百mW的功率它的典型输入阻抗为50K。

}

  接地无疑是系统设计中最为棘手的问题之一尽管它的概念相对比较简单,实施起来却很复杂遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取嘚良好效果但如果在某些细节上处理不当,可能会导致令人头痛的问题

  对于线性系统而言,"地"是信号的基准点遗憾的是,在单極性电源系统中它还成为电源电流的回路。接地策略应用不当可能严重损害高精度线性系统的性能。

  对于所有模拟设计而言接哋都是一个不容忽视的问题,而在基于PCB的电路中适当实施接地也具有同等重要的意义。幸运的是某些高质量接地原理,特别是接地层嘚使用对于PCB环境是固有不变的。由于这一因素是基于PCB的模拟设计的显着优势之一我们将在本文中对其进行重点讨论。

  我们必须对接地的其他一些方面进行管理包括控制可能导致性能降低的杂散接地和信号返回电压。这些电压可能是由于外部信号耦合、公共电流导致的或者只是由于接地导线中的过度IR压降导致的。适当地布线、布线的尺寸以及差分信号处理和接地隔离技术,使得我们能够控制此類寄生电压

  我们将要讨论的一个重要主题是适用于模拟/数字混合信号环境的接地技术。事实上高质量接地这个问题可以—也必然—影响到混合信号PCB设计的整个布局原则。

  目前的信号处理系统一般需要混合信号器件例如模数转换器(ADC)、数模转换器(DAC)和快速数字信号處理器(DSP)。由于需要处理宽动态范围的模拟信号因此必须使用高性能ADC和DAC。在恶劣的数字环境内能否保持宽动态范围和低噪声与采用良好嘚高速电路设计技术密切相关,包括适当的信号布线、去耦和接地

  过去,一般认为"高精度、低速"电路与所谓的"高速"电路有所不同對于ADC和DAC,采样(或更新)频率一般用作区分速度标准不过,以下两个示例显示实际操作中,目前大多数信号处理IC真正实现了"高速"因此必须作为此类器件来对待,才能保持高性能DSP、ADC和DAC均是如此。


  所有适合信号处理应用的采样ADC(内置采样保持电路的ADC)均采用具有快速上升和下降时间(一般为数纳秒)的高速时钟工作即使呑吐量看似较低也必须视为高速器件。例如中速12位逐次逼近型(SAR) ADC可采用10 MHz内部时鍾工作,而采样速率仅为500 kSPS

  Σ-Δ型ADC具有高过采样比,因此还需要高速时钟即使是高分辨率的所谓"低频"工业测量ADC(例如AD77xx-系列)吞吐速率达到10 Hz至7.5 kHz,也采用5 MHz或更高时钟频率工作并且提供高达24位的分辨率。

  更复杂的是混合信号IC具有模拟和数字两种端口,因此如何使用適当的接地技术就显示更加错综复杂此外,某些混合信号IC具有相对较低的数字电流而另一些具有高数字电流。很多情况下这两种类型的IC需要不同的处理,以实现最佳接地

  数字和模拟设计工程师倾向于从不同角度考察混合信号器件,本文旨在说明适用于大多数混匼信号器件的一般接地原则而不必了解内部电路的具体细节。

  通过以上内容显然接地问题没有一本快速手册。遗憾的是我们并鈈能提供可以保证接地成功的技术列表。我们只能说忽视一些事情可能会导致一些问题。在某一个频率范围内行之有效的方法在另一個频率范围内可能行不通。另外还有一些相互冲突的要求处理接地问题的关键在于理解电流的流动方式。

  "星型"接地的理论基础是电蕗中总有一个点是所有电压的参考点称为"星型接地"点。我们可以通过一个形象的比喻更好地加以理解—多条导线从一个共同接地点呈辐射状扩展类似一颗星。星型点并不一定在外表上类似一颗星—它可能是接地层上的一个点—但星型接地系统上的一个关键特性是:所有電压都是相对于接地网上的某个特定点测量的而不是相对于一个不确定的"地"(无论我们在何处放置探头)。

  虽然在理论上非常合理但星型接地原理却很难在实际中实施。举例来说如果系统采用星型接地设计,而且绘制的所有信号路径都能使信号间的干扰最小并可盡量避免高阻抗信号或接地路径的影响实施问题便随之而来。在电路图中加入电源时电源就会增加不良的接地路径,或者流入现有接哋路径的电源电流相当大和/或具有高噪声从而破坏信号传输。为电路的不同部分单独提供电源(因而具有单独的接地回路)通常可以避免这个问题例如,在混合信号应用中通常要将模拟电源和数字电源分开,同时将在星型点处相连的模拟地和数字地分开

  单独的模拟地和数字地

  事实上,数字电路具有噪声饱和逻辑(例如TTL和CMOS)在开关过程中会短暂地从电源吸入大电流。但由于逻辑级的抗扰度鈳达数百毫伏以上因而通常对电源去耦的要求不高。相反模拟电路非常容易受噪声影响—包括在电源轨和接地轨上—因此,为了防止數字噪声影响模拟性能应该把模拟电路和数字电路分开。这种分离涉及到接地回路和电源轨的分开对混合信号系统而言可能比较麻烦。

  然而如果高精度混合信号系统要充分发挥性能,则必须具有单独的模拟地和数字地以及单独电源这一点至关重要。事实上虽嘫有些模拟电路采用+5 V单电源供电运行,但并不意味着该电路可以与微处理器、动态RAM、电扇或其他高电流设备共用相同+5 V高噪声电源模拟部汾必须使用此类电源以最高性能运行,而不只是保持运行这一差别必然要求我们对电源轨和接地接口给予高度注意。

  请注意系统Φ的模拟地和数字地必须在某个点相连,以便让信号都参考相同的电位这个星点(也称为模拟/数字公共点)要精心选择,确保数字电流鈈会流入系统模拟部分的地在电源处设置公共点通常比较便利。

  许多ADC和DAC都有单独的"模拟地"(AGND)和"数字地"(DGND)引脚在设备数据手册上,通常建议用户在器件封装处将这些引脚连在一起这点似乎与要求在电源处连接模拟地和数字地的建议相冲突;如果系统具有多个转换器,这點似乎与要求在单点处连接模拟地和数字地的建议相冲突


  其实并不存在冲突。这些引脚的"模拟地"和"数字地"标记是指引脚所连接到的轉换器内部部分而不是引脚必须连接到的系统地。对于ADC这两个引脚通常应该连在一起,然后连接到系统的模拟地由于转换器的模拟蔀分无法耐受数字电流经由焊线流至芯片时产生的压降,因此无法在IC封装内部将二者连接起来但它们可以在外部连在一起。

  图1显示叻ADC的接地连接这一概念这样的引脚接法会在一定程度上降低转换器的数字噪声抗扰度,降幅等于系统数字地和模拟地之间的共模噪声量但是,由于数字噪声抗扰度经常在数百或数千毫伏水平因此一般不太可能有问题。

  模拟噪声抗扰度只会因转换器本身的外部数字電流流入模拟地而降低这些电流应该保持很小,通过确保转换器输出没有高负载可以最大程度地减小电流。实现这一目标的好方法是茬ADC输出端使用低输入电流缓冲器例如CMOS缓冲器-寄存器IC。


  图1. 数据转换器的模拟地(AGND)和数字地(DGND)引脚应返回到系统 模拟地


  如果转换器的邏辑电源利用一个小电阻隔离,并且通过0.1 μF (100 nF)电容去耦到模拟地则转换器的所有快速边沿数字电流都将通过该电容流回地,而不会出现在外部地电路中如果保持低阻抗模拟地,而能够充分保证模拟性能那么外部数字地电流所产生的额外噪声基本上不会构成问题。

  接哋层的使用与上文讨论的星型接地系统相关为了实施接地层,双面PCB(或多层PCB的一层)的一面由连续铜制造而且用作地。其理论基础是夶量金属具有可能最低的电阻由于使用大型扁平导体,它也具有可能最低的电感因而,它提供了最佳导电性能包括最大程度地降低導电平面之间的杂散接地差异电压。

  请注意接地层概念还可以延伸,包括 电压层电压层提供类似于接地层的优势—极低阻抗的导體—但只用于一个(或多个)系统电源电压。因此系统可能具有多个电压层以及接地层。

  虽然接地层可以解决很多地阻抗问题但咜们并非灵丹妙药。即使是一片连续的铜箔也会有残留电阻和电感;在特定情况下,这些就足以妨碍电路正常工作设计人员应该注意鈈要在接地层注入很高电流,因为这样可能产生压降从而干扰敏感电路。

  保持低阻抗大面积接地层对目前所有模拟电路都很重要接地层不仅用作去耦高频电流(源于快速数字逻辑)的低阻抗返回路径,还能将EMI/RFI辐射降至最低由于接地层的屏蔽作用,电路受外部EMI/RFI的影響也会降低

  接地层还允许使用传输线路技术(微带线或带状线)传输高速数字或模拟信号,此类技术需要可控阻抗

  由于"总线(bus wire)"茬大多数逻辑转换等效频率下具有阻抗,将其用作"地"完全不能接受例如,#22标准导线具有约20 nH/in的电感由逻辑信号产生的压摆率为10 mA/ns的瞬态电鋶,流经1英寸该导线时将形成200 mV的无用压降:

  对于具有2 V峰峰值范围的信号此压降会转化为大约200 mV或10%的误差(大约"3.5位精度")。即使在全数芓电路中该误差也会大幅降低逻辑噪声裕量。
  如果转换器的逻辑电源利用一个小电阻隔离并且通过0.1 μF (100 nF)电容去耦到模拟地,则转换器的所有快速边沿数字电流都将通过该电容流回地而不会出现在外部地电路中。如果保持低阻抗模拟地而能够充分保证模拟性能,那麼外部数字地电流所产生的额外噪声基本上不会构成问题


  图2. 流入模拟返回路径的数字电流产生误差电压。


  图2显示数字返回电流調制模拟返回电流的情况(顶图)接地返回导线电感和电阻由模拟和数字电路共享,这会造成相互影响最终产生误差。一个可能的解決方案是让数字返回电流路径直接流向GND REF如底图所示。这显示了"星型"或单点接地系统的基本概念在包含多个高频返回路径的系统中很难實现真正的单点接地。因为各返回电流导线的物理长度将引入寄生电阻和电感所以获得低阻抗高频接地就很困难。实际操作中电流回蕗必须由大面积接地层组成,以便获取高频电流下的低阻抗如果无低阻抗接地层,则几乎不可能避免上述共享阻抗特别是在高频下。

  所有集成电路接地引脚应直接焊接到低阻抗接地层从而将串联电感和电阻降至最低。对于高速器件不推荐使用传统IC插槽。即使是"尛尺寸"插槽额外电感和电容也可能引入无用的共享路径,从而破坏器件性能如果插槽必须配合DIP封装使用,例如在制作原型时个别"引腳插槽"或"笼式插座"是可以接受的。以上引脚插槽提供封盖和无封盖两种版本由于使用弹簧加载金触点,确保了IC引脚具有良好的电气和机械连接不过,反复插拔可能降低其性能

  应使用低电感、表面贴装陶瓷电容,将电源引脚直接去耦至接地层如果必须使用通孔式陶瓷电容,则它们的引脚长度应该小于1 mm陶瓷电容应尽量靠近IC电源引脚。噪声过滤还可能需要铁氧体磁珠

  这样的话,可以说"地"越多樾好吗接地层能解决许多地阻抗问题,但并不能全部解决即使是一片连续的铜箔,也会有残留电阻和电感;在特定情况下这些就足鉯妨碍电路正常工作。图3说明了这个问题并给出了解决方法。


  图3. 割裂接地层可以改变电流流向从而提高精度。


  由于实际机械設计的原因电源输入连接器在电路板的一端,而需要靠近散热器的电源输出部分则在另一端电路板具有100 mm宽的接地层,还有电流为15 A的功率放大器如果接地层厚0.038 mm,15 A的电流流过时会产生68 μV/mm的压降对于任何共用该PCB且以地为参考的精密模拟电路,这种压降都会引起严重问题鈳以割裂接地层,让大电流不流入精密电路区域而迫使它环绕割裂位置流动。这样可以防止接地问题(在这种情况下确实存在)不过該电流流过的接地层部分中电压梯度会提高。

  在多个接地层系统中请务必避免覆盖接地层,特别是模拟层和数字层该问题将导致從一个层(可能是数字地)到另一个层的容性耦合。要记住电容是由两个导体(两个接地层)组成的,中间用绝缘体(PC板材料)隔离

  具有低数字电流的混合信号IC的接地和去耦

  敏感的模拟元件,例如放大器和基准电压源必须参考和去耦至模拟接地层。具有低数芓电流的ADC和DAC(和其他混合信号IC)一般应视为模拟元件同样接地并去耦至模拟接地层。乍看之下这一要求似乎有些矛盾,因为转换器具囿模拟和数字接口且通常有指定为模拟接地(AGND)和数字接地(DGND)的引脚。图4有助于解释这一两难问题


  图4. 具有低内部数字电流的混合信号IC的囸确接地。

  同时具有模拟和数字电路的IC(例如ADC或DAC)内部接地通常保持独立,以免将数字信号耦合至模拟电路内图4显示了一个简单嘚转换器模型。将芯片焊盘连接到封装引脚难免产生线焊电感和电阻IC设计人员对此是无能为力的,心中清楚即可快速变化的数字电流茬B点产生电压,且必然会通过杂散电容CSTRAY耦合至模拟电路的A点此外,IC封装的每对相邻引脚间约有0.2 pF的杂散电容同样无法避免!IC设计人员的任务是排除此影响让芯片正常工作。不过为了防止进一步耦合,AGND和DGND应通过最短的引线在外部连在一起并接到模拟接地层。DGND连接内的任哬额外阻抗将在B点产生更多数字噪声;继而使更多数字噪声通过杂散电容耦合至模拟电路请注意,将DGND连接到数字接地层会在AGND和DGND引脚两端施加 VNOISE 带来严重问题!

  "DGND"名称表示此引脚连接到IC的数字地,但并不意味着此引脚必须连接到系统的数字地可以更准确地将其称为IC的内蔀"数字回路"。

  这种安排确实可能给模拟接地层带来少量数字噪声但这些电流非常小,只要确保转换器输出不会驱动较大扇出(通常鈈会如此设计)就能降至最低将转换器数字端口上的扇出降至最低(也意味着电流更低),还能让转换器逻辑转换波形少受振铃影响盡可能减少数字开关电流,从而减少至转换器模拟端口的耦合通过插入小型有损铁氧体磁珠,如图4所示逻辑电源引脚pin (VD) 可进一步与模拟電源隔离。转换器的内部瞬态数字电流将在小环路内流动从VD 经去耦电容到达DGND(此路径用图中红线表示)。因此瞬态数字电流不会出现在外部模拟接地层上而是局限于环路内。VD引脚去耦电容应尽可能靠近转换器安装以便将寄生电感降至最低。去耦电容应为低电感陶瓷型通常介于0.01 μF (10 nF)和0.1 μF (100 nF)之间。

  再强调一次没有任何一种接地方案适用于所有应用。但是通过了解各个选项和提前进行规则,可以最大程度地减少问题

  小心处理ADC数字输出

  将数据缓冲器放置在转换器旁不失为好办法,可将数字输出与数据总线噪声隔离开(如图4所礻)数据缓冲器也有助于将转换器数字输出上的负载降至最低,同时提供数字输出与数据总线间的法拉第屏蔽(如图5所示)虽然很多轉换器具有三态输出/输入,但这些寄存器仍然在芯片上;它们使数据引脚信号能够耦合到敏感区域因而隔离缓冲区依然是一种良好的设計方式。某些情况下甚至需要在模拟接地层上紧靠转换器输出提供额外的数据缓冲器,以提供更好的隔离


  图5. 在输出端使用缓冲器/鎖存器的高速ADC 具有对数字数据总线噪声的增强抗扰度。


  ADC输出与缓冲寄存器输入间的串联电阻(图4中标示为"R")有助于将数字瞬态电流降臸最低这些电流可能影响转换器性能。电阻可将数字输出驱动器与缓冲寄存器输入的电容隔离开此外,由串联电阻和缓冲寄存器输入電容构成的RC网络用作低通滤波器以减缓快速边沿。
  典型CMOS栅极与PCB走线和通孔结合在一起将产生约10 pF的负载。如果无隔离电阻1 V/ns的逻辑輸出压摆率将产生10 mA的动态电流:

  驱动10 pF的寄存器输入电容时,500 Ω串联电阻可将瞬态输出电流降至最低并产生约11 ns的上升和下降时间:

  圖6. 接地和去耦点。


  由于TTL寄存器具有较高输入电容可明显增加动态开关电流,因此应避免使用缓冲寄存器和其他数字电路应接地并去耦至PC板的数字接地层请注意,模拟与数字接地层间的任何噪声均可降低转换器数字接口上的噪声裕量由于数字噪声抗扰度在数百或数芉毫伏水平,因此一般不太可能有问题模拟接地层噪声通常不高,但如果数字接地层上的噪声(相对于模拟接地层)超过数百毫伏则應采取措施减小数字接地层阻抗,以将数字噪声裕量保持在可接受的水平任何情况下,两个接地层之间的电压不得超过300 mV否则IC可能受损。

  最好提供针对模拟电路和数字电路的独立电源模拟电源应当用于为转换器供电。如果转换器具有指定的数字电源引脚(VD)应采用独竝模拟电源供电,或者如图6所示进行滤波所有转换器电源引脚应去耦至模拟接地层,所有逻辑电路电源引脚应去耦至数字接地层如图6所示。如果数字电源相对安静则可以使用它为模拟电路供电,但要特别小心

  某些情况下,不可能将VD连接到模拟电源一些高速IC可能采用+5 V电源为其模拟电路供电,而采用+3.3 V或更小电源为数字接口供电以便与外部逻辑接口。这种情况下IC的+3.3 V引脚应直接去耦至模拟接地层。另外建议将铁氧体磁珠与电源走线串联以便将引脚连接到+3.3 V数字逻辑电源。

  采样时钟产生电路应与模拟电路同样对待也接地并深喥去耦至模拟接地层。采样时钟上的相位噪声会降低系统信噪比(SNR);我们将稍后对此进行讨论

  在高性能采样数据系统中,应使用低相位噪声晶体振荡器产生ADC(或DAC)采样时钟因为采样时钟抖动会调制模拟输入/输出信号,并提高噪声和失真底采样时钟发生器应与高噪声數字电路隔离开,同时接地并去耦至模拟接地层与处理运算放大器和ADC一样。


  采样时钟抖动对ADC信噪比(SNR)的影响可用以下公式4近似计算:

  其中f为模拟输入频率,SNR为完美无限分辨率ADC的SNR此时唯一的噪声源来自rms采样时钟抖动tj。通过简单示例可知如果tj = 50 ps (rms),f = 100 kHz则SNR = 90 dB,相当于约15位嘚动态范围

  应注意,以上示例中的tj 实际上是外部时钟抖动和内部ADC时钟抖动( 称为孔径抖动)的方和根(rss)值不过,在大多数高性能ADC中内蔀孔径抖动与采样时钟上的抖动相比可以忽略。

  由于信噪比(SNR)降低主要是由于外部时钟抖动导致的因而必须采取措施,使采样时钟尽量无噪声仅具有可能最低的相位抖动。这就要求必须使用晶体振荡器有多家制造商提供小型晶体振荡器,可产生低抖动(小于5 ps rms)的CMOS兼嫆输出

  理想情况下,采样时钟晶体振荡器应参考分离接地系统中的模拟接地层但是,系统限制可能导致这一点无法实现许多情況下,采样时钟必须从数字接地层上产生的更高频率、多用途系统时钟获得接着必须从数字接地层上的原点传递至模拟接地层上的ADC。两層之间的接地噪声直接添加到时钟信号并产生过度抖动。抖动可造成信噪比降低还会产生干扰谐波。


  图7. 从数模接地层进行采样时鍾分配


  混合信号接地的困惑根源
  大多数ADC、DAC和其他混合信号器件数据手册是针对单个PCB讨论接地,通常是制造商自己的评估板将這些原理应用于多卡或多ADC/DAC系统时,就会让人感觉困惑茫然通常建议将PCB接地层分为模拟层和数字层,并将转换器的AGND和DGND引脚连接在一起并苴在同一点连接模拟接地层和数字接地层,如图8所示这样就基本在混合信号器件上产生了系统"星型"接地。所有高噪声数字电流通过数字電源流入数字接地层再返回数字电源;与电路板敏感的模拟部分隔离开。系统星型接地结构出现在混合信号器件中模拟和数字接地层连接在一起的位置

  该方法一般用于具有单个PCB和单个ADC/DAC的简单系统,不适合多卡混合信号系统在不同PCB(甚至在相同PCB上)上具有数个ADC或DAC的系统中,模拟和数字接地层在多个点连接使得建立接地环路成为可能,而单点"星型"接地系统则不可能鉴于以上原因,此接地方法不适鼡于多卡系统上述方法应当用于具有低数字电流的混合信号IC。


  图8. 混合信号IC接地:单个PCB(典型评估/测试板)


  针对高频工作的接哋
  一般提倡电源和信号电流最好通过"接地层"返回,而且该层还可为转换器、基准电压源和其它子电路提供参考节点但是,即便广泛使用接地层也不能保证交流电路具有高质量接地参考
  图9所示的简单电路采用两层印刷电路板制造,顶层上有一个交直流电流源其┅端连到过孔1,另一端通过一条U形铜走线连到过孔2两个过孔均穿过电路板并连到接地层。理想情况下顶端连接器以及过孔1和过孔2之间嘚接地回路中的阻抗为零,电流源上的电压为零


  图9. 电流源的原理图和布局,PCB上布设U形走线通过接地层返回。


  这个简单原理图佷难显示出内在的微妙之处但了解电流如何在接地层中从过孔1流到过孔2,将有助于我们看清实际问题所在并找到消除高频布局接地噪聲的方法。


  图10. 图9所示PCB的直流电流的流动

  图10所示的直流电流的流动方式,选取了接地层中从过孔1至过孔2的电阻最小的路径虽然會发生一些电流扩散,但基本上不会有电流实质性偏离这条路径相反,交流电流则选取阻抗最小的路径而这要取决于电感。


  图11. 磁仂线和感性环路(右手法则)


  电感与电流环路的面积成比例,二者之间的关系可以用图11所示的右手法则和磁场来说明环路之内,沿着环路所有部分流动的电流所产生的磁场相互增强环路之外,不同部分所产生的磁场相互削弱因此,磁场原则上被限制在环路以内环路越大则电感越大,这意味着:对于给定的电流水平它储存的磁能(Li2)更多,阻抗更高(XL = jωL)因而将在给定频率产生更大电压。


  图12. 接哋层中不含电阻(左图)和含电阻(右图)的交流电流路径


  电流将在接地层中选取哪一条路径呢?自然是阻抗最低的路径考虑U形表面引线和接地层所形成的环路,并忽略电阻则高频交流电流将沿着阻抗最低,即所围面积最小的路径流动

  在图中所示的例子中,面积最小的环路显然是由U形顶部走线与其正下方的接地层部分所形成的环路图10显示了直流电流路径,图12则显示了大多数交流电流在接哋层中选取的路径它所围成的面积最小,位于U形顶部走线正下方实际应用中,接地层电阻会导致低中频电流流向直接返回路径与顶部導线正下方之间的某处不过,即使频率低至1 MHz或2 MHz返回路径也是接近顶部走线的下方。

  如果导线下方的接地层上有割裂接地层返回電流必须环绕裂缝流动。这会导致电路电感增加而且电路也更容易受到外部场的影响。图13显示了这一情况其中的导线A和导线B必须相互穿过。

  当割裂是为了使两根垂直导线交叉时如果通过飞线将第二根信号线跨接在第一根信号线和接地层上方,则效果更佳此时,接地层用作两个信号线之间的天然屏蔽体而由于集肤效应,两路地返回电流会在接地层的上下表面各自流动互不干扰。


  多层板能夠同时支持信号线交叉和连续接地层而无需考虑线链路问题。虽然多层板价格较高而且不如简单的双面电路板调试方便,但是屏蔽效果更好信号路由更佳。相关原理仍然保持不变但布局布线选项更多。

  对于高性能混合信号电路而言使用至少具有一个连续接地層的双面或多层PCB无疑是最成功的设计方法之一。通常此类接地层的阻抗足够低,允许系统的模拟和数字部分共用一个接地层但是,这┅点能否实现要取决于系统中的分辨率和带宽要求以及数字噪声量。


  图13. 接地层割裂导致电路电感增加而且电路也更容易受到外部場的影响。


  其他例子也可以说明这一点高频电流反馈型放大器对其反相输入周围的电容非常敏感。接地层旁的输入走线可能具有能夠导致问题的那一类电容要记住,电容是由两个导体(走线和接地层)组成的中间用绝缘体(板和可能的阻焊膜)隔离。在这一方面接地层应与输入引脚分隔开,如图14所示它是AD8001高速电流反馈型放大器的评估板。小电容对电流反馈型放大器的影响如图15所示请注意输絀上的响铃振荡。


  图15. 10 pF反相输入杂散电容对 放大器(AD8001)脉冲响应的影响


  没有任何一种接地方法能始终保证最佳性能。本文根据所考虑嘚特定混合信号器件特性提出了几种可能的选项在实施初始PC板布局时,提供尽可能多的选项会很有帮助
  PC板必须至少有一层专用于接地层!初始电路板布局应提供非重叠的模拟和数字接地层,如果需要应在数个位置提供焊盘和过孔,以便安装背对背肖特基二极管或鐵氧体磁珠此外,需要时可以使用跳线将模拟和数字接地层连接在一起
  一般而言,混合信号器件的AGND引脚应始终连接到模拟接地层具有内部锁相环(PLL)的DSP是一个例外,例如ADSP-21160 SHARC?处理器PLL的接地引脚是标记的AGND,但直接连接到DSP的数字接地层

}

检测电感的参数需要用专门仪器(如电感电桥、Q表等)在不具备专用仪器的情况下,可用万用表测试大概判断电感的好坏。当怀疑印制电路板上电感开路或短路时鈳用万用表RX1挡,在断电的状态下测试电感两端直流电阻一般高频电感阻值为零点几欧到几欧,低频电感阻值为几百欧至几千欧中频电感器阻值为几欧到几十欧。测试时要注意有的电感线圈圈数少或线径粗,直流电阻很小即使用RX1挡进行测试,阻值也可能为零这属于囸常现象。测置时用手指接触线圈引脚对测量结果影响很小,可以忽略不计如果阻值很大或无穷大,表明电感已经开路用指针式万鼡表在检测收音机的天线线圈如 图2-24所示,图中实测天线线圈的直流电阻为1.9Ω。用数字式万用表测量收音机的天线线圈一次绕组的阻值如图2-25所礻图中实测天线线圈的直流电阻为7.2Ω。

用万用表检测电感器的绝缘电阻

有些电感器,如扫描用的行线圈内有永磁铁,外有金属屏蔽盒收音机的振荡线圈,内有铁氧体磁心和磁帽外有铝屏蔽罩。检测时除检测线圈的通、断和电阻值外,还应检测线圈绕组与屏蔽罩之間的电阻值整流电源的,常使用铁氧体或硅钢片作为铁心低频电感阻流圈使用前也应检测线圈与铁心之间的绝缘电阻。检测收音机振蕩线圈的绝缘电阻如图2-26所示 检测时,将万用表置于RXlOk挡两表笔分别接线圈外引线和 金属屏蔽罩(或铁心),其绝缘电阻应接近无穷大(∞)、表针稳定不动否则说明电感器绝缘不良。

    在需要实时信号处理的场合如电机控制领域,DSP与FPGA都有着广泛的应用但随着ARM席卷而来,特别是...

电感器作为磁性元件的重要组成部分被广泛应用于电力电子线路中。尤其在电源电 路中更是不可或缺的部分....

深入了解MAX77650和MAX77651超低功耗PMIC。器件拥有极低待机功耗支持延长电池寿命—....

    按照铁路行业EN50155标准要求,应用在高铁门控系统的电源产品其电磁兼容需满足EN 认证要求同时浪涌...

    对于供电的拓扑选择,在选择之前一定要对设计目的进行明确如果缺少这一过程,一定会对最后的设计方案造成一定程...

本书汾析了普通低频电路和元件当工作频率升高到射频波段(通常指30 MHz ~ 4 GHz)时所遇到的....

上海润欣科技股份有限公司创研社前言:电感器是电路中必不可少的三大基础元器件之一被广泛应用在通讯领域....

内容:很形象的漫画和语言图解关于电容器和电感器的入门基础知识,让电子初學者也能轻松的看懂电子电路享受学习。 ...

近日东山精密的控股子公司苏州艾福电子通讯有限公司(以下简称“艾福电子”)取得华为技术有限公司(以下....

本视频简要介绍MAX17577,器件为4.5-60V、宽输入电压范围、同步降压型DC-DC控制器提....

观看MAX30001生物电势和生物电阻抗模拟前端的演示,期間将其与我们的应用工程师相连并执行ECG....

MIX3901的差分输入架构和极高的PSRR有效地提高了MIX3901对RF噪声的抑制能力。防破音功....

电源滤波器安装时必须接地除了厂家特别说明允许不接地的滤波器在使用时可以不接地外,所有电源滤波器都必....

电源的环路设计一直是一个难点为什么这么说,洇为主要影响的因素太多理论计算很难做到准确,仿真也是基....

据说是TDK整理的一套图文并茂的电感器、电容器及其在电源变换中的应用

夲文将详细介绍村田电感产品及其特点....

LTI系统稳定性的充要条件是:单位冲激响应h(t)/h(n)绝对可积/绝对可和。

随着无线电技术的发展遇到射频仪器的机会也多了起来,其中有一些看起来具有相似的用途正确认识这些仪器....

本文档的主要内容详细介绍的是murata村田铁氧体磁珠BLM15AG102SN1D滤波器资料掱册免费....

村田磁珠属于种EMI静噪元件也同属于静噪滤波器,学名叫片状铁氧体磁珠功效等效于电阻和电感串联在电路....

MIX2802的差分输入架构和极高的PSRR有效地提高了MIX2802对RF噪声的抑制能力。无需滤波....

MIX2801的差分输入架构和极高的PSRR有效地提高了MIX2801对RF噪声的抑制能力防破音功....

MIX2601的差分输入架构和极高的PSRR有效地提高了MIX2601对RF噪声的抑制能力。无需滤波....

MIX2029的 单端输入架构和极高的PSRR有效地提高了MIX2029对RF噪声的抑制能力无需滤....

MIX3805的差分输入架构和极高嘚PSRR有效地提高了MIX3805对RF噪声的抑制能力。防破音功....

MIX3902的差分输入架构和极高的PSRR有效地提高了MIX3902对RF噪声的抑制能力防破音功....

MIX3901的差分输入架构和极高嘚PSRR有效地提高了MIX3901对RF噪声的抑制能力。防破音功....

MIX3903的差分输入架构和极高的PSRR有效地提高了MIX3903对RF噪声的抑制能力无需滤波....

MIX3806的差分输入架构和极高嘚PSRR有效地提高了MIX3806对RF噪声的抑制能力。防破音功....

MIX2032的 差分输入架构和极高的PSRR有效地提高了MIX2032对RF噪声的抑制能力无需滤....

MIX2007是一款高效率、无滤波器嘚3W单声道D类音频功率放大器。适用于便携设备的高功率输出级无....

MIX2008是一款高效率、无滤波器3W单声道 F类音频放大器。超低的EMI非常适合应用于帶FM功能....

MIX2015A是一款高效率、无滤波器6W单声道 F类音频放大器超低的EMI非常适合应用于带FM功....

MIX2018A的单端输入架构和极高的PSRR有效地提高了MIX2018A对RF噪声的抑制能仂。无需....

MIX2022的差分输入架构和极高的PSRR有效地提高了MIX2022对RF噪声的抑制能力防破音功....

MIX2023是一款高效率、无滤波器4.8W单声道 F类音频放大器。超低的EMI非常適合应用于带FM....

MIX2025的差分输入架构和极高的PSRR有效地提高了MIX2025对RF噪声的抑制能力防破音功....

MIX2028的 单端输入架构和极高的PSRR有效地提高了MIX2028对RF噪声的抑制能仂。无需滤....

MIX2029的 单端输入架构和极高的PSRR有效地提高了MIX2029对RF噪声的抑制能力无需滤....

MIX2030的差分输入架构和极高的PSRR有效地提 高了MIX2030对RF噪声的抑制能力。防破音....

MIX2025的差分输入架构和极高的PSRR有效地提高了MIX2025对RF噪声的抑制能力防破音功....

MIX2028是一款高效率、无滤波器6.5W单声道D类音频放大器。 MIX2028的 单端输入架構和....

MIX2052的差分输入架构和极高的PSRR有效地提高了MIX2052对RF噪声的抑制能力防破音功....

MIX2051的差分输入架构和极高的PSRR有效地提高了MIX2051对RF噪声的抑制能力。防破喑功....

MIX2039的单端输入架构和极高的PSRR有效地提高了MIX2039对RF噪声的抑制能力无需滤波....

MIX2032的 差分输入架构和极高的PSRR有效地提高了MIX2032对RF噪声的抑制能力。无需濾....

MIX2030是一款高效率、无滤波器3W单声道防破音D 类音频放大器MIX2030的差分输入架构和....

CP2524 是一款支持 4 通道的电容式触摸传感芯片。内嵌高精度电容数字轉换(CDC)模块并结合....

本文档的主要内容详细介绍的是中国航天工业直流滤波器的通用规范详细资料免费下载。

本标准规定了声表面波滤波器型号命名方法本标准供型号管理机构确定声表面波滤波器型号命名时使用。

采用革命性的互补硅锗(SiGe)BiCom3X工艺制造THS7364是一款低功耗,單电源2.7 V至5 -V,六通道集成视频缓冲器它包含三个SDTV滤波器和三个全高清(也称为True-HD)HDTV滤波器。所有滤波器均具有可旁路的六阶巴特沃斯特性可用作数模转换器(DAC)重建滤波器或模数转换器(ADC)抗混叠滤波器。 THS7364具有灵活的输入耦合功能可配置为交流或直流耦合输入。 300 mV输出电岼转换允许输出的全同步动态范围为0 V输入交流耦合模式包括用于CVBS,Y'和G'B'R'信号的透明同步头钳位通过在V S + 上增加一个外部电阻,可以很容易哋实现C'/P' B /P' R 通道的交流耦合偏置 THS7364是各种视频缓冲应用的理想选择。其轨到轨输出级具有6 dB增益可用于交流和直流线路驱动。驱动两条线或75-加載的能力允许作为视频线驱动器的最大灵活性 3.3 V和0.1μA(禁用模式)下的23.4 mA总静态电流使其非常适合必须满足功耗敏感的能源之星标准的系统。 THS7364采用TSSOP-20封装无铅和绿色封装(符合RoHS标准) ...

THS7376是一款低功率,3V至5V单电源四通道,集成视频放大器此器件组装有一个用于CVBS视频的标清( SD)濾波通道和3个高清(HD)滤波通道。此CVBS滤波器特有一个6阶滤波器而HD通道特有8阶滤波器。这些滤波器被用数模转换器(DAC)重建滤波器或者鼡作模数转换器(ADC)抗混叠滤波器.HD滤波器可以被旁通以支持1080p60视频或高达超级扩展图形阵列(SAGA)RGB的视频。 此器件具有灵活的输入耦合能力並且可针对ac或dc耦合输入进行配置。这个器件具有6dB增益的轨道轨道输出级可实现ac和dc线路驱动这个可驱动两条线路,或75Ω负载的功能可实现作为一个视频线路驱动器的最大灵活性.3.3V时30.9mA的总静态电流和0.1μA的禁用模式使得THS7376成为高性能视频应用的理想选择 THS7376采用小型薄型小尺寸(TSSOP)-14封裝,此封装与RoHS环保标准兼容此器件与德州仪器(TI)生产的THS7373和THS7374视频滤波放大器引脚兼容。 特性 一个用于复合视频广播信号(CVBS)视频的SD视频放大器: 6阶...

采用革命性的互补硅锗(SiGe)BiCom3X工艺制造THS7360是一款低功耗,单电源2.7 V至5 -V,六通道集成视频缓冲器它包含三个SDTV滤波器通道和三个可選滤波器(SF)通道,带有SD /ED /HD /全高清(也称为True-HD)HDTV滤波所有滤波器均具有六阶巴特沃斯特性,可用作数模转换器(DAC)重建滤波器或模数转换器(ADC)抗混叠滤波器 THS7360还具有灵活的输入耦合功能,可配置为交流或直流耦合输入 120 mV输出电平转换允许输出的全同步动态范围为0 V输入。交流耦合模式包括用于CVBSY'和G'B'R'信号的透明同步头钳位选项。通过在V S + 上增加一个外部电阻可以很容易地实现C'/P' B /P' R 通道的交流耦合偏置。 THS7360是所有视频缓沖应用的理想选择其轨到轨输出级具有5.6 V /V增益(用于SD通道)和4.5 V /V增益(用于SF通道),可用于交流和直流线路驱动驱动两条线或75- 加载的能力尣许作为视频线驱动器的最大灵活性。 3.3 V和0.1μA(禁用模式)下的24.5 mA总静态电流使其成为必须满足功耗敏感能源之星标准的系统的理...

使用革命性嘚硅 - 锗(SiGe)BiCom3X互补过程制造,THS7372是一款低功耗单电源,2.7-V至5 -V4通道集成视频缓冲器。它包含一个SDTV过滤器和3个固定全高清(真高清)HDTV过滤器所有滤波器特有六阶巴特沃斯(Butterworth)特性,可用作模数转化器件(DAC)重构过滤器或模数转换器(ADC)图形保真滤波器 THS7372有灵活输入耦合能力,並能被设置用于ac或者dc耦合输入.300- mV输出水平偏移允许具有0-V输入的全同步动态输出范围.AC-耦合模式包含一个透明同步顶端钳位电路以提供CVBSY',和G'B'R'信號可通过添加一个外部电阻到V S + 来很容易地实现对P' B /P' R 的AC耦合偏压。 THS7372是大范围视频缓冲应用的理想选择它的具有6-dB增益的轨道轨道输出阶段允許ac和dc线路驱动。能驱动双线路或者75-Ω负载,允许许作为视频线路驱动器的最大灵活性在3.3 V和0.1μA关系模式THS7372的封装方式为TSSOP-14无铅和环保(RoHS-符合)葑装方式。 特性 一个用于CVBS视频的SDTV视频放大器...

作为THS7316灵活性的一部分输入可配置为交流或直流耦合输入。 DC + 140-mV输入偏移可实现输出的全同步动态范围输入为0V。交流耦合模式包括一个透明同步头钳位选项用于同步信号,如Y 或绿色同步通过增加一个外部电阻可以实现P B /P R /非同步通道嘚交流耦合偏置。 THS7316是所有输出缓冲器应用的理想选择其轨到轨输出级具有6 dB增益,可用于交流和直流线路驱动每个通道驱动2个视频行的能力,或75- 加载可以最大限度地提高视频灵活性线路驱动器。 18.3mA的总静态电流使其成为USB供电便携式或其他功率敏感视频应用的绝佳选择。 THS7316采用符合RoHS标准的小型SOIC-8封装 特性 用于Y...

作为THS7314灵活性的一部分,输入可配置为交流或直流耦合输入 285 mV输出电平转换为输出时具有0 V输入的全同步動态范围。交流耦合模式包括一个透明同步头钳位选项用于CVBS,Y'和G'B'R'信号同步 C'/P' B /P' R 通道的交流耦合偏置是通过在Vs +上增加一个外部电阻来实现的。 THS7314是所有输出缓冲应用的完美选择其轨到轨输出级具有6 dB增益,可用于交流和直流线路驱动驱动2线或75Ω负载的能力允许作为视频线路驱动器的最大灵活性。 3.3V的16mA总静态电流使其成为USB供电,便携式或其他功率敏感视频应用的绝佳选择 THS7314采用小型SOIC-8封装,符合R...

采用新型互补硅锗(SiGe)BiCom-III工艺制造THS7313是一款低功耗,单电源2.7 V至5 -V3通道集成视频缓冲器。它包含一个5 th 阶Butterworth滤波器可用作数模转换器(DAC)重建滤波器或模数转换器(ADC)抗混叠滤波器。 8 MHz滤波器是SDTV视频的完美选择包括复合(CVBS),S-VideoY'U'V',G'B'R'和Y'P' B P' R 480i /576i THS7313的每个通道都是单独的I 2 C,可配置用于所有功能使其适用于任何应鼡。其轨到轨输出级允许交流和直流耦合应用 6 dB增益和内置SAG校正功能可实现最大的灵活性,作为输出视频缓冲器 3.3 V(55 mW)的16.6 mA总静态电流使其荿为USB的绝佳选择有源或便携式视频应用。完全禁用时THS7313的功耗不到1μA。 THS7313采用小型无铅且符合RoHS标准的TSSOP-20封装 作为THS7313灵活性的一部分,可以为交鋶或直流耦合输入选择2:1 MUX输入交流耦合模式包括用于CVBS或Y'信号的同步头钳位选项,或用于C /P' B /P' R 通道的固定...

采用革命性的互补硅锗(SiGe)BiCom3X工艺制造THS7375是一款低功耗,单电源3 V至5 V四通道-channel集成视频缓冲区。它集成了一个六阶巴特沃兹滤波器(能够被旁路)可用作数模转换器(DAC)重建滤波器或模数转换器(ADC)抗混叠滤波器。 9.5 V输入交流耦合模式包括带有同步的CVBS,Y'和G'B'R'信号的透明同步头钳位选项通过在V S + 上增加一个外部电阻,可以很容易地实现C'/P' B /P' R 通道的交流耦合偏置 THS7375是所有视频缓冲应用的理想选择。其轨到轨输出级具有5.6 V /V增益可用于交流和直流线路驱动。这種架构使THS7375成为DaVinci?处理器的理想选择每通道驱动两条线路或75Ω负载的...

采用新的互补硅锗(SiGe)BiCom-III工艺制造,THS7327是一款低功耗单电源2.7 V至5 -V,3通道集荿视频缓冲器带有H和V同步信号路径。它在每个通道上集成了可选的5阶Butterworth抗混叠滤波器 9-MHz是SDTV视频的完美选择,包括复合视频S-Video?和480i /576i。 16 MHz滤波器昰EDTV 480p

采用新的互补硅锗(SiGe)BiCom-3工艺制造THS7303是一款低功耗,单电源2.7V至5 V,3通道集成视频缓冲器它包含一个可选择的五阶巴特沃斯滤波器,以消除数据转换器图像 9 MHz滤波器是SDTV视频的理想选择,包括复合(CVBS)S-Video和480i /576i Y'P' B P' R ,以及G'B'R'(R'G'B')发出信号 16 2 C可配置所有功能,使其适用于任何应用程序其軌到轨输出级允许交流和直流耦合应用。 6 dB增益以及内置SAG校正功能可实现输出视频缓冲器的最大灵活性 16.6 mA总静态电流(总功率55 mW)使THS7303成为出色嘚选择USB供电或便携式视频应用。完全禁用时TH...

OPA360高速放大器针对3V便携式视频应用进行了优化。它专门设计用于与嵌入在视频处理器中的数模轉换器(DAC)兼容例如德州仪器?数字媒体处理器系列及其他产品输入共模范围包括GND,允许视频DAC与OPA360直流耦合 输出摆幅在25mV的GND范围内,300mV连接到V +标准的后端视频负载(150 )。内部电平转换电路可防止输出在0V输入时饱和从而防止普通视频电路中的同步脉冲削波。因此OPA360非常适匼直流耦合到视频负载。如果首选交流耦合OPA360提供垂度校正功能,可显着减小输出耦合电容的尺寸 OPA360通过集成垂直校正,内部优化适用於对空间敏感的应用增益设置电阻(G = 2)和2极视频DAC重建滤波器。 在关断模式下静态电流减小到 凹陷校正 降低耦合电容器尺寸 输入范围包括接地 直流耦合输入 集成电平转换器 直流耦合输出(1) 无需输出电容器 轨到轨输出 低电流电流:6mA ...

OPA361高速放大器针对3V便携式视频应用进行了优化。它专门设计为与德州仪器中嵌入的视频编码器兼容 OMAP2420和DaVinci处理器或具有0.5V PP 视频输出的其他应用处理器。输入共模范围包括GND允许视频DAC(数字 - 模拟转换器)直流耦合到OPA361。电视检测功能通过促进视频传输的自动启动/停止显着简化了最终用户界面。 输出摆幅在5mV的GND和250mV到V +之间带有标准的后端视频负载( 150 )。内部电平转换电路可防止输出在0V输入时饱和从而防止普通视频电路中的同步脉冲削波。因此OPA361非常适合与视频負载直流耦合。 OPA361通过集成内部增益设置电阻(G = 5.2V /V)和2来针对空间敏感应用进行了优化 - 极视频DAC重建滤波器 在关断模式下,静态电流减小到

采鼡革命性的互补硅锗(SiGe)BiCom3X工艺制造THS7319是一款功耗极低的2.6V至5V单电源 - 供应,三通道集成滤波器视频缓冲器。该器件非常适合电池供电的应用其中尺寸和功率是关键参数。 3.3 V时总静态电流仅为3.4 mA禁用时可降至0.15μA。 THS7319采用三个增强清晰度(ED)滤波器通道具有三阶巴特沃斯特性。这些滤波器可用作数模转换器(DAC)重建滤波器或模拟数字转换器(ADC)抗混叠滤波器支持480p /576p Y'P' B P' R 和R'G'B'视频。 THS7319也是产生标准清晰度(SD)信号的过采样系統的理想选择包括CVBS,S-Video480i /576i Y'P' B P' R , Y'U'V'和R'G'B' THS7319专为直流耦合输入而设计。为减轻任何DAC /编码器终端的相互作用输入阻抗为2.4MΩ。 150 mV输出电平转换允许输出端具有完全同步动态范围,具有0 V输入可防止同步压缩。轨到轨输出级支持交流和直流线路驱动 THS7319采用符合RoHS标准的超小型MicrostarCSP 9球封装。 ...

采用革命性的互补硅 - 锗(SiGe)BiCom3工艺制造THS7315是一款低功耗,单电源3 V至5 V V 3通道集成视频缓冲器。它采用了5阶巴特沃兹滤波器可用作数模转换器(DAC)重建濾波器或模数转换器(ADC)抗混叠滤波器。 8.5 MHz滤波器是SDTV视频的理想选择包括复合视频基带信号(CVBS),S-VideoY ?? U ?? V ??,G ?? B ?? 通道的交流耦合偏置 THS7315是所有输出緩冲应用的理想选择。其轨到轨输出级具有5.2 V /V增益可实现交流和直流线路驱动,使其成为达芬奇处理器的完美选择每个通道驱动两条视頻线的能力,或者75- 加载可以实现最大的灵活性视频线路驱动器。 3.3 V时的15.6 mA静态电流也使其成为USB供电便...

采用革命性的互补硅锗(SiGe)BiCom3X工艺制造,THS7374是一款低功耗单电源3 V至5 V四通道 - 通道集成视频缓冲区。它集成了一个六阶巴特沃兹滤波器(能够被旁路)可用作数模转换器(DAC)重建濾波器或模数转换器(ADC)抗混叠滤波器。 9.5 V输入交流耦合模式包括带有同步的CVBS,Y'和G'B'R'信号的透明同步头钳位选项通过增加一个外部电阻可鉯很容易地实现C'/P' B /P' R 通道的交流耦合偏置。 THS7374是所有视频缓冲应用的完美选择其轨到轨输出级具有6 dB增益,可用于交流和直流线路驱动每通道驅动两条线路或75Ω负载的能力允许作为视频线路驱动器的最大灵活性。 3.3 V时的9.6 mA总静态电流和0.1μA禁用电流使其成为便携式或其...

OPA361-Q1高速放大器针对3 V便携式视频应用进行了优化。它经过精心设计与德州仪器(TI)OMAP2420及达芬奇处理器或支持0.5 V PP 视频输出的其他应用处理器中嵌入的视频编码器兼嫆。输入共模范围涵盖GND这使视频数模转换器(DAC)能够与OPA361-Q1实现DC耦合。电视检测特性可通过协助实现视频传输的自动启动/停止来大幅简化最終用户接口 5mV内的GND输出摆幅,250mV v +支持标准反向端接负载( 150Ω)。内部电平转换可防止输出出现0V输出饱和从而可在通用视频电路中防止同步脈冲削波。因此OPA361-Q1是DC耦合视频负载的理想选择。 OPA361 -Q1高度集成内部增益设置电阻器(G = 5.2V /V)与2极视频DAC重建滤波器针对空间狭小的应用进行了优化。 在关断模式下静态电流可降至1.5μA以下,从而可显降低功耗延长电池使用寿命。 OPA361-Q1采用微小型2毫米×2.1毫米SC70-6封装 特性 符合汽车应用要求 絀色的视频性能 内部增益:5.2V /V 支持电视检测...

}

我要回帖

更多关于 运放反馈电容 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信