1、MCS-51的外部中断有两种触发方式汾别是电平触发方式和 边沿 触发方式。在电平触发方式下当采集到INT0、INT1的有效信号为 低电平 时,激活外部中断
2.一个89C51系统,要求允许外部Φ断和允许定时器T0中断其他中断禁止,则IE寄存器可设定为 IE = 0x83___IE寄存器的格式为:
3.8051在响应中断后,CPU能自动撤除中断请求的中断源有_T0、T1、以及丅降沿触发的外部中断
5.AT89S51单片机定时器中断有 5 个用户中断源,其中定时器T1的中断入口地址为 001B 外部中断0的中断入口地址为 0003 。
6.AT89S51单片机定时器Φ断定时器的四种工作方式中可自动装载初始值的是方式 2 ,该工作方式是 8 位计数器
7.已知51单片机定时器中断的中断优先级寄存器IP的格式為:
当IP=15H时, 外部中断0 中断的优先级最高
8.已知51单片机定时器中断的中断优先级寄存器IP的格式为:
默认情况下,各中断寄存器有一个优先权順序此时优先权最高的是__外部中断0__ ,最低的是 串行口通信____
9、MCS-51单片机定时器中断外部中断请求信号有电平方式和 边沿方式__,在电平方式丅当采集到INT0、INT1的有效信号为 低电平 时,激活外部中断
10. MCS-51单片机定时器中断中,在IP=0x00时优先级最高的中断是__外部中断0____,最低的是__串行口通信___
1、51单片机定时器中断在同一优先级的中断源同时申请中断时,首先响应( A )
2.下列说法错误的是:( B )
A.同一级别的中断请求按时间的先后顺序響应。
B.同一时间同一级别的多中断请求将形成阻塞,系统无法响应
C.低优先级中断请求不能中断高优先级中断请求,但是高优先级中断請求能中断低优先级中断请求
D.同级中断不能嵌套。
3.在MCS-51中需要外加电路实现中断撤除的是:( D )
A.定时中断 B.脉冲方式的外部中断 C.外部串行中断 D.電平方式的外部中断
4. 当外部中断请求的信号方式为脉冲方式时,要求中断请求信号的高电平状态和低电平状态都应至少维持( A )
A.1个机器周期 B.2個机器周期 C.4个机器周期 D.10个晶振周期
5. 边沿触发方式的外部中断信号是( A )有效。
A.下降沿 B.上升沿 C.高电平 D.低电平
6.外部中断请求标志位是 D
7. 如果将中断優先级寄存器IP中,将IP设置为0x0A则优先级最高的是( D )
A、外部中断1 B、外部中断0 C、定时/计数器1 D、定时/计数器0
8. 计算机在使用中断方式与外界交换信息時,保护现场的工作方式应该是( C )
A.由CPU自动完成 B.在中断响应中完成 C.应由中断服务程序完成 D.在主程序中完成
10、MCS-51单片机定时器中断可分为两个中断优先级别,各中断源的优先级别设定是利用寄存器( B )
11、各中断源发出的中断请求信号,都会标记在MCS-51系统中的( B )
12. MCS—51单片机定时器中断在同一级別里除串行口外,级别最低的中断源是( C )
A、 外部中断1 B、定时器T0 C、定时器T1 D、串行口
1、请画出航标灯控制程序流程图。要求航标灯在白天熄灭在夜晚断续点亮,时间间隔2秒即亮2秒,灭2秒周期循环进行。硬件电路图如右由P3.2控制P1.7所接LED(航标灯)的工作,图中VT1为光敏三极管白天導通,晚上截止VT2的状态与VT1相反。
2、什么叫中断嵌套?中断嵌套有什么限制?中断嵌套与子程序嵌套有什
答:高优先级中断“中断”正在执行嘚低优先级中断这就是中断嵌套。
中断嵌套只能高优先级“中断”低优先级低优先级不能“中断“高优先级,同一优先级之间也不能楿互“中断”
中断嵌套与子程序嵌套的区别:
①子程序嵌套是在程序中事先安排好的;中断嵌套是随机发生的。
②子程序嵌套无次序限制中断嵌套只允许高优先级“中断”低优先级。
1.0为外部中断0的中断请求标志位
如果ITO置1则当P3.2上的电平由1变为0时, 由硬件置位丨E0向CPU申请中断。如果CPU响应该中断在转向中断服务时,由硬件将 IE0复位
可见,1T0鼡于设定_中断请求的信号形式设定了 1T0后,如果_产生了有效的 中断请求信号(P3.2出现了脉冲下降沿或低电平)则由中断系统的硬件电路自动将IE0置 位。单片机定时器中断系统在工作过程的每一个机器周期的特定时刻(即S5P2),通过检测^的中断 请求标志位IE0是1还是0来确定胃是否有中断请求而鈈是通过检测P3.2上的中断请 求信号来确定兩元的中断请求。ITO = 1时表示有中断请求rro=o时则没有中断请求。
的情况类似不再重复说明。
IT1為外部中断1 (IM)的触发方式控制位其意义与IT0相同。
IE1为外部中断1的中断请求标志位其意义与1E0相同。
? 90 ? 电片机开发从入门到粘通
TP0为定时器/计数器TO的溢出中断请求标志位当TO开始计数后,从初值开始加I
计数在计满产生溢出时,由硬件使置位TF0,向CPU请求中断CPU响应Φ断时,硬件
自动将TF0清零如果采用软件査询方式,则需要由软件将TF0清零因此,系统是通过
检查TP0的状态来确定T0是否有中断请求TF0 = 1表示T0有中断请求,TF0 =0时则没有
TF1为定时器/计数器T1的溢出中断请求标志位其作用与TF0相同。
TR0和TR1分别是TO和T1的控制位与中断无关。它们將在定时器/计数器应用内容
版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。