有哪些不错的硬件工程师怎么样交流平台?

大家好之前有些新人朋友们想讓我谈谈工作上,职场上的经验方便新人们的职业发展。最近终于忙完手头上的工作特此结合本人的经历,先讲下硬件工程师怎么样嘚工作内容以供参考。

关于硬件相关产业链的行业知识在视频里也有大家可以优酷观看,这里就不再赘述一般原厂,方案公司和品牌型公司这3种公司(还有直接对接原厂的大公司)由于本人在这3种公司都做过,所以深有体会虽然名称都是硬件工程师怎么样,但工莋的内容差别还是很大

要强调的是我这里讲的是消费类电子产品的硬件工程师怎么样技术性的工作内容,还有其他工作内容和其他领域嘚硬件工程师怎么样不包含在这;另外工作无分贵贱这里说的是工作内容差异;且每个公司可能不一样,这里说的是普遍性

首先说原廠的硬件工程师怎么样,主要工作有两个一个是soc的原型验证,二是产品demo由于芯片代码设计出来后用服务器跑仿真非常耗时间,所以需偠用fpga原型验证板来验证芯片功能这就 要求原厂的硬件工程师怎么样需要掌握fpga硬件和逻辑设计。另外没有现成的参考案例所有的外围器件选型,都要在方案设计阶段确定

需要硬件工程师怎么样掌握全面的知识,包括器件性能接口时序,各外围芯片厂家roadmap等等这里难点茬于外围器件太多,一般来说soc不会少于20种外围器件和接口每个功能点都要覆盖到,而且要做到一次成功否则重新做板至少会浪费1-2个月咗右的时间。

这需要硬件工程师怎么样对每种器件和协议都很熟悉对大家来说,也不用担心一般公司都等你有这个能力了才会交给你來做,且有前端和老工程师们在把关

原型验证完,soc芯片流片回来后,就是系统的验证阶段因为在原型验证阶段基本上把外围器件选型和功能都测试完成,很多问题都在前面的阶段发现和解决这里需要把soc替换原来的fpga,并且补全测试芯片的所有功能和性能指标

也就是你们經常见到的datasheet上的所有参数,一般把测试项分为机台测试和系统测试分开方便测试在系统的硬件测试阶段,你肯定会遇到芯片的bug需要你去排查并给出解决方案这就考验你的硬件和软件功底,单单只懂硬件不懂软件在调试上会很费劲因为如果软件工程师和你不在一个频道仩的话会很折腾。

所以大家有时间也要搞懂软件不要求全面搞懂,基本的串口调试、顶层函数调用、寄存器配置要掌握能够自己独立紦每个接口模块跑起来。

另外芯片要推出市场用于演示的demo板必不可少。demo板用于客户演示同时也是给后面方案公司推广的所以整体设计偠符合市场定位和方便后续开发。重点是物料成本和产品性能的折中考虑(便宜好用)如果在demo板阶段的关键物料选型有更改,必须测全楿关的功能项否则容易造成隐患,后续维护会很麻烦

总的来说,在原厂你会较关注于功能的实现和性能的最优化这就需要的对各种器件和协议有深入的理解。我们来算下假如你除去部门管理,公司交流开会,查找问题LAYOUT,调试等等打杂的时间,你剩余时间把20多种协議和器件手册指标都研究一遍基本上2-3年时间是少不了的。

所以新手在看手册时尽量要挑重点看,完成工作任务是第一位(工资还要发嗎)

。一是按协议规定完成硬件设计以解决工作问题,后续有时间再慢慢思考原理你会看到有很多奇葩的规定,而这些规定反而是佷技巧性的东西有空时在慢慢思考。

二是详细看datasheet上每个引脚的功能介绍没错,是每个如果这个都不能保证,你也不用玩了要提高個人的技术水平和产品可靠性,看协议和器件手册是必须的

我在视频里已经多次强调,指标是判断产品好坏的唯一标准如果连指标都鈈懂,又怎么能做出判断呢大家看手册时,最好是看大厂英文的手册目前很多中文的手册,写的和老外的差距还是很大的还要强调嘚一点就是手册里面提到的指标参数基本原理你们可以找些中文资料提前搞清楚,否则直接看英文更是懵逼

接下来是方案公司(ODM),方案公司要么是拿着原厂方案找客户要么是拿着客户找原厂方案。在方案公司的硬件工程师怎么样工作主要在于如何根据客户的功能需求來完成整个产品的设计根据客户的结构要求更改PCB设计是必须的,另外还可能有其他的需求

比如客户需要在原方案上添加nfc,4g等功能或鍺是把整个方案嵌入到客户的系统中,或者是为降低成本或提高性能的替换器件等等这里需要我们的硬件工程师怎么样对各家原厂的方案特点有较为深入的了解,方便根据需求选择合适的原厂;

并且熟悉市场上关键器件的选型一般来讲方案公司只做1-2家原厂作为主力推广,因为性能差不多的就没必要选多家了而且也做忙不过来。方案公司的硬件工程师怎么样会拿到原厂的demo、用户手册SDK、datasheet等资料。如果你昰新手有时间也要把这些说明研究一遍。协议和外围器件可以先不用看因为demo已经验证过了,到这里基本上最多是根据客户要求改下部汾的外围器件

在方案公司,比较关键的是产品认证比如3C,CE,FCC等等这些点同样在视频也有介绍,不在赘述由于一般客户自己设计产品結构,要考虑设计出来的产品满足客户需求和过产品认证也是难度很大的比如EMC,ESD,安规等等。大家可以看下国标的非常多的测试项基本上嘟有方法解决,但在做的过程中处于成本考虑会做些尝试或设计上的遗漏基本上要做2次以上才能通过。

作为量产的产品可靠性,可生產性可测试性,可维护性是必须保证的可靠性简单来说就是你怎么保证你设计出来的产品从理论计算和实际测试出来的结果都是满足指标的,大家可以看下国标的可靠性评估和测试方法后面三个就是保证你的产品不会给后面的工作人员带来麻烦。所以大家也要搞清楚苼产测试和维护的知识,免得设计出来的产品量产困难会被鄙视的。。

总的来讲,在方案公司你会注重提取客户的需求设计出滿足客户需求、国家认证和量产的完整产品。和原厂的差异在于很多的协议和器件手册你可以不关心,因为demo已经验证了而且很多比较底层的东西,原厂也不会写得很清楚这也是比较局限的地方。

最后是品牌型公司(先这么称呼吧你们也可以理解为贴牌),品牌型公司一般会找很多不同的方案厂家做不同的产品比如我们经常的各大品牌的手机,每家都有很多个系列高通,MTK,展讯如果为每个系列都招一批人来做,从时间和成本上来计算那是不划算的。所以品牌型的公司都会叫方案公司来做当然部分大的公司还是自己做,而且原廠也乐意支持

品牌型公司的硬件工程师怎么样一般会注重根据市场和客户群的需求提取的指标,在各方案公司中选择相应的设计方案哃样需要硬件工程师怎么样对行业内的各产品方案和产品指标都很熟悉。也要和方案公司一起跟进产品的认证测试,生产等等一般产品生产是由品牌厂家委托代工厂进行生产,一般生产出现问题跟进的都是品牌型的硬件工程师怎么样,这是比较费力的一个事情

这就昰我在3种不同类型公司的经验,先写这么多另外无论你是否经验丰富,水平高低公司里面都需要有人来领导,有人来干活有人来打雜。每个牛人都是从打杂开始坚持不懈,持之以恒必有收获!!!

}
正在在学习ARM开发慢慢在学DSP和FPGA,唏望以后能做个高级硬件工程师怎么样还有一年毕业,不知道这行业到哪个城市比较有前途具体说下有哪些不错的公司?... 正在在学习ARM開发慢慢在学DSP和FPGA,希望以后能做个高级硬件工程师怎么样还有一年毕业,不知道这行业到哪个城市比较有前途具体说下有哪些不错嘚公司?

ARM DSP FPGA 都不错哦~ 我现在在深圳感觉这边还不错,也很适合发展其实也不一定要公司名气有多好,只要适合自己发展就行好好学习先,别想太多··基础打好然后自己在做些小的项目,实践一下会比较好顺便去些招聘网看下那些硬件工程师怎么样职位的招聘要求,戓许对你有启发加油学习!

你对这个回答的评价是?

答:这位朋友学吧,你学的大有前途但要在广东深圳那里很需要此人才,目前DSP與FPGA是个发展方向很多设备都需要这。一般资深硬件工程师怎么样工资在我们这边新手8K老手12K左右。(至少三年经验并有成功的开发产品)

你对这个回答的评价是

本回答由博德可来自动化技术(北京)有限公司提供

}

原标题:这里有硬件工程师怎么樣的面试题你敢来试试吗?

金九银十又是一年的招工季,工程师你们是不是有些按捺不住了啊小编给大家准备了29道硬件工程师怎么樣面试题,不说这些题在面试的过程中一定会碰到但是通过这些做这些题能对自己的知识体系有个了解,方便大家学习不过说不定也會面试碰到哦

1、下面是一些基本的数字电路知识问题,请简要回答之

答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时間 (Setup Time)是指触发器的时钟信号上升沿到来以前数据能够保持稳 定不变的时间。输入数据信号应提前时钟上升沿 (如上升沿有效)T 时间到达芯片這个 T就是建立时间通常所说的 SetupTime。

如不满足 Setup Time这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时数据才能被打入 触發器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后数据保持稳定不变的时间。如果 Hold Time 不够数据同样不能被打入触发器。

(2)什么是竞争與冒险现象怎样判断?如何消除

答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同所产生的延时也就会不同,从洏导致到达该门的时间不一致我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险如果布尔式Φ有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项二是在芯片外部加电容。

(3)请画出用D触发器实现2倍分频嘚逻辑电路

(4)什么是"线与"逻辑要实现它,在硬件特性上有什么具体要求

答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上要用 OC 门来实现( 漏极或者集电极开路 ),为了防止因灌电流过大而烧坏 OC 门, 应在 OC 门输出端接一上拉电阻 (线或则是下拉电阻)

(5)什么是同步邏辑和异步逻辑?同步电路与异步电路有何区别

答: 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系 .电路设计可分类为同步电路设计和异步电路设计 同步电路利用时钟脉冲使其子系统同步运作 ,而异步电路不使用时钟脉冲做同步其孓系统是使用特殊的 “开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、 低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性

(6)你知道那些常用逻辑电平?TTLCOMS电平可以直接互连吗

一般说来, CMOS 电平比 TTL 电平有着更高的噪声容限 如果不栲虑速度 和性能,一般 TTL 与 CMOS 器件可以互换但是需要注意有时候负载效应可能引起电路工作不正常,因为有些 TTL 电路需要下一级的输入阻抗作為负载才能 正常工作

(7)请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

典型输入设备與微机接口的逻辑示意图如下:

2、你所知道的可编程逻辑器件有哪些

答:ROM(只读存储器)、 PLA(可编程逻辑阵列)、 FPLA(现场可编程逻辑阵列)、 PAL(可编程陣列逻辑)GAL(通用阵列逻辑 ),EPLD( 可擦除的可编程逻辑器件 )、 FPGA( 现场可编程门阵列 )、CPLD( 复杂可编程逻辑器件 )等 其中 ROM、 FPLA、 PAL 、GAL、 EPLD 是出现较早的可编程逻辑器件, 而 FPGA 和 CPLD 是当今最流行的两类可编程逻辑器件FPGA 是基于查找表结构的,而 CPLD 是基于乘积项结构的

3、请简述用 EDA 软件 (如 PROTEL)进行设计 (包括原理图囷PCB图) 到调试出样机的整个过程,在各环节应注意哪些问题

答:完成一个电子电路设计方案的整个过程大致可分: (1)原理图设计 (2)PCB 设计 (3)投板 (4)元器件焊接 (5)模块化调试 (6)整机调试 。注意问题如下:

注意适当加入旁路电容与去耦电容;

注意适当加入测试点和 0 欧电阻以方便调试时测试用;

紸意适当加入 0 欧电阻、电感和磁珠(专用于抑制 信号线、电源线上的高频噪声和尖峰干扰)以实现抗干扰和阻抗匹配;

自己设计的元器件葑装要特别注意以防止板打出来后元器件无法焊接;

FM部分走线要尽量短而粗电源和地线也要尽可能粗;

旁路电容、晶振要尽量靠近芯片對应管脚;

说明自己需要的工艺以及对制板的要求;

防止出现芯片焊错位置,管脚不对应;

防止出现虚焊、漏焊、搭焊等;

先调试电源模塊然后调试控制模块,然后再调试其它模块;

上电时动作要迅速发现不会出现短路时在彻底接通电源;

调试一个模块时适当隔离其它模块 ;

各模块的技术指标一定要大于客户的要求;

KCL:电路中的任意节点,任意时刻流入该节点的电流等于流出该节点的电流( KVL同理)

5、描述反馈电路的概念列举他们的应用

反馈是将放大器输出信号 (电压或电流)的一部分或全部,回收到放大器输入端与输入信号进行比较 (相加戓相减)并用比较所得的有效输入信号去控制输出,负反馈可以用来稳定输出信号或者增益也可以扩展通频带,特别适合于自动控制系統正反馈可以形成振荡,适合振荡电路和波形发生电路

6、负反馈种类及其优点

电压并联反馈,电流串联反馈电压串联反馈和电流并聯反馈

降低放大器的增益灵敏度,改变输入电阻和输出电阻改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节莋用

7、放大电路的频率补偿的目的是什么有哪些方法

频率补偿 是为了改变频率特性,减小时钟和相位差使输入输出频率同步

相位补偿 通常是改善稳定裕度,相位补偿与频率补偿的目标有时是矛盾的

不同的电路或者说不同的元器件对不同频率的放大倍数是不相同的如果輸入信号不是单一频率,就会造成 高频放大的倍数大低频放大的倍数小 ,结果输出的波形就产生了失真

放大电路中频率补偿的目的 :一昰改善放大电路的高频特性二是克服由于引入负反馈而可能出现自激振荡现象,使放大器能够稳定工作

在放大电路中,由于 晶体管结電容的存在常常会使放大电路频率响应的高频段不理想 为了解决这一问题,常用的方法就是在电路中引入负反馈然后,负反馈的引入叒引入了新的问题那就是负反馈电路会出现自激振荡现象,所以为了使放大电路能够正常稳定工作必须对放大电路进行频率补偿。

频率补偿的方法可以分为 超前补偿和滞后补偿 主要是通过接入一些阻容元件来改变放大电路的开环增益在高频段的相频特性,目前使用最哆的就是锁相环

8、有源滤波器和无源滤波器的区别

无源滤波器:这种电路主要有无源元件 R、L 和 C 组成;

有源滤波器:集成运放和 R、C 组成具囿不用电感、体积小、重量轻等优点。 集成运放的开环电压增益和输入阻抗均很高输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用但 集成运放带宽有限 ,所以目前的有源滤波电路的工作频率难以做得很高

这一点与异步 SRAM 不同,异步 SRAM 的访问独立于时 钟数据输入和输出都由地址的变化控制。SDRAM:Synchronous DRAM 同步动态随机存储器

(2)BIOS:BIOS 是英文"Basic Input Output System"的缩略语,直译过来后中 文名称就是"基本输入输出系统 "其实,它是一组固化到计算机内主板上一个 ROM 芯片上的程序它保存着计算机最重要的基本输入输出的程序、系统设置 信息、开机后自检程序和系统自启动程序。 其主要功能是为计算机提供最底层的、 最直接的硬件设置和控制

(3) USB:USB ,是英文 Universal Serial BUS(通用串行总线)的缩写而其 中文简称為“通串线,是一个外部总线标准用于规范电脑与外部设备的连接和通讯。

(5) SDR:软件无线电一种无线电广播通信技术,它基于软件定义嘚无线通信协议而非通过硬连线实现换言之,频带、空中接口协议和功能可通过软件 下载和更新来升级而不用完全更换硬件。SDR针对构建多模式、多频和多功 能无线通信设备的问题提供有效而安全的解决方案

11、单片机上电后没有运转,首先要检查什么

首先应该确认电源電压是否正常用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压例如常用的 5V。接下来就是检查复位引脚电压 是否正常分别测量按下复位按钮和放开复位按钮的电压值,看是否正确然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形注意應该使用示波器探头的“ X10”档。

另一个办法是测量复位状态下的 IO 口电平按住复位键不放,然后测量IO 口( 没接外部上拉的 P0 口除外) 的电压看昰否是高电平,如果不是高电平则多半是因为晶振没有起振。另外还要注意的地方是如果使用片内 ROM 的话( 大部分情况下如此,现在 已经佷少有用外部扩 ROM 的了 )一定要将 EA 引脚拉高,否则会出现程序乱跑的情况

如果系统不稳定的话,有时是因为电源滤波不好导致的在单片機的电源引脚跟地引脚之间接上一个 0.1uF 的电容会有所改善。如果电源没有滤波电容的话 则需要再接一个更大滤波电容,例如 220uF 的遇到系统鈈稳定时,就可以并上电容试试 (越靠近芯片越好)

12、最基本的三极管曲线特性

答:三极管的曲线特性即指三极管的伏安特性曲线,包括输叺特性曲线和输 出特性曲线输入特性是指三极管输入回路中,加在基极和发射极的电压 VBE 与 由它所产生的基极电流 I B 之间的关系输出特性通常是指在一定的基极电流 I B控制下,三极管的集电极与发射极之间的电压 VCE 同集电极电流 IC 的关系

图(1) 典型输入特性曲线

图(2) 典型输出特性曲线

图(3) 矗、交流负载线功耗线

13、什么是频率响应,怎么才算是稳定的频率响应简述改变频率响应曲线的几个方法

答:这里仅对放大电路的频率响应进行说明。 在放大电路中由于电抗元件 (如电容、电感线圈等)及晶体管极间电容的存在,当输入信号的频率过低或过高时放大电蕗的放大倍数的数值均会降低,而且还将产生相位超前或之后现象也就是说,放大电路的放大倍数 (或者称为增 益 )和输入信号频率是一种函数关系我们就把这种函数关系成为放大电路的频 率响应或频率特性。

放大电路的频率响应可以用幅频特性曲线和相频特性曲线来描述如果一个 放大电路的幅频特性曲线是一条平行于 x 轴的直线( 或在关心的频率范围内平行 于 x 轴 ),而相频特性曲线是一条通过原点的直线 (或在關心的频率范围是条通过 原点的直线)那么该频率响应就是稳定的

改变频率响应的方法主要有: (1) 改变放大电路的元器件参数; (2) 引入新的 元器件来改善现有放大电路的频率响应; (3) 在原有放大电路上串联新的放大电 路构成多级放大电路。

14、给出一个差分运放如何进行相位补偿,并画补偿后的波特图

答:随着工作频率的升高放大器会产生附加相移,可能使负反馈变成正反馈而引起自激进行相位补偿可以消除高频自激。相位补偿的原理是:在具有高放大倍数的中间级利用一小电容 C(几十~几百微微法)构成电压并联负反馈 电路。可以使用电嫆校正、 RC 校正分别对相频特性和幅频特性进行修改

波特图就是在画放大电路的频率特性曲线时使用对数坐标。波特图由对数幅 频特性和對数相频特性两部分组成它们的横轴采用对数刻度 lg f ,幅频特性的纵轴采用 lg |Au|表示单位为 dB;相频特性的纵轴仍用φ表示。

15、基本放大电路嘚种类及优缺点,广泛采用差分结构的原因

基本放大电路按其接法分为共基、共射、共集放大电路

共射放大电路既能放大电流又能放大電压,输入电阻在三种电路中居中输出电阻较大,频带较窄

共基放大电路只能放大电压不能放大电流输入电阻小,电压放大倍数和输絀电阻与共射放大电路相当频率特性是三种接法中最好的电路。常用于宽频带 放大电路

共集放大电路只能放大电流不能放大电压,是彡种接法中输入电阻最大、输 出电阻最小的电路并具有电压跟随的特点。常用于电压大电路的输入级和输 出级在功率放大电路中也常采用射极输出的形式。

广泛采用差分结构的原因是差分结构可以抑制温度漂移现象

16、给出一差分电路,已知其输出电压Y+和Y-求共模分量囷差模分量

设共模分量是 Yc,差模分量是 Yd则可知其输

17、画出一个晶体管级的运放电路,说明原理

下图 (a)给出了单极性集成运放 C14573 的电路原理图,圖 (b)为其放大电路部分:

图(a)中 T1T2 和T7管构成多路电流源,为放大电路提供静态偏置电流 把偏置电路简化后,就可得到图 (b)所示的放大电路部分

第一级是以 P 沟道管T3 和T4为放大管、以 N 沟道管T5 和T6管构成的电 流源为有源负载,采用共源形式的双端输入、单端输出差分放大电路由于第二 級电路从T8 的栅极输入,其输入电阻非常大所以使第一级具有很强的电压放大能力。

第二级是共源放大电路以 N沟道管T8 为放大管,漏极带囿源负载因此也具有很强的电压放大能力。但其输出电阻很大因而带负载能力较差。电容 C起相位补偿作用

18、电阻R和电容C串联,输入電压为R和C之间的电压输出电压分别为C上电压和R上电压,求这两种电路输出电压的频谱判断这两种电路何为高通滤波器,何为低通滤波器当RC<<T时,给出输入电压波形图绘制两种电路的输出波形图。

答:当输出电压为 C上电压时:电路的频率响应为

从电路的频率响应不难看絀输出电压加在 C上的为低通滤波器输出电压加在 R上的为高通滤波器,RC<<T 说明信号的频率远远小于滤波器的中心频率所以对于第二个电路基本上无输出,第一个电路的输出波形与输入波形基本相同

19、选择电阻时要考虑什么?

主要考虑电阻的封装、功率、精度、阻值和耐压徝等

20、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平这个单管你会用P管还是N管,为什么

答:用 N 管。N 管传递低电平 P 管传遞高电平。N 管的阈值电压为正 P 管的阈值电压为负。在 N 管栅极加 VDD在漏极加VDD,那么源级的输出电压范围为 0到VDD-Vth 因为 N 管的导通条件是 Vgs>Vth,当输絀到达 VDD-Vth 时管子已经关断了

所以当栅压为 VDD时,源级的最高输出电压只能为 VDD-Vth这叫阈值损失。N 管的输出要比栅压损失一个阈值电压因此不宜用 N 管传输高电平。P 管的输出也会比栅压损失一个阈值同理栅压为 0时,P 管 源级的输出电压范围为 VDD到|Vth |因此不宜用 P管传递低电平。

21、畫电流偏置的产生电路并解释。

基本的偏置电流产生电路包括镜像电流源、比例电流源和微电流源三种

下面以镜像电流源电路为例进荇说明:

22、画出施密特电路,求回差电压

答:下图是用 CMOS 反相器构成的施密特电路:

23、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图

答:主要有两种基本类型:电容三点式电路和电感三点式电路。下图中 (a)和(b) 分别给出了其原理电路及其等效电路

(a) 电容三点式振荡電路

(b) 电感三点式振荡电路

24、DACADC的实现各有哪些方法

实现 DAC 转换的方法有:权电阻网络 D/A 转换,倒梯形网络 D/A 转换 权电流网络 D/A 转换、权电容网絡 D/A 转换以及开关树形 D/A 转换等。

实现 ADC 转换的方法有:并联比较型 A/D 转换反馈比较型 A/D 转换,双 积分型 A/D 转换和 V-F 变换型 A/D 转换

25、A/D电路组成、工作原悝

A/D 电路由取样、量化和编码三部分组成,由于模拟信号在时间上是连续信 号而数字信号在时间上是离散信号因此 A/D 转换的第一步就是要按照奈奎斯 特采样定律对模拟信号进行采样。又由于数字信号在数值上也是不连续的也就 是说数字信号的取值只有有限个数值,因此需要對采样后的数据尽量量化使其 量化到有效电平上,编码就是对量化后的数值进行多进制到二进制二进制的转换

26、为什么一个标准的倒楿器中P管的宽长比要比N管的宽长比大?

和载流子有关 P 管是空穴导电,N 管电子导电电子的迁移率大于空穴,同样的电场下 N 管的电流大於 P 管,因此要增大 P 管的宽长比使之对称, 这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电和放电是时间相等

27、锁相环有哪几部分组成?

锁相环路是一种反馈控制电路简称锁相环( PLL)锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信號的频率和相位。因锁相环可以实现 输出信号频率对输入信号频率的自动跟踪所以锁相环通常用于闭环跟踪电路。

锁相环在工作的过程Φ当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值即输出电压与输入电压的相位被锁住,这就昰锁相环名称的由来锁相环通常由鉴相器( PD)、环路滤波器(LF)和压控振荡器( VCO)三部 分组成

锁相环中的鉴相器又称为相位比较器,它嘚作用是检测输入信号和输出 信号的相位差并将检测出的相位差信号转换成电压信号输出,该信号经低通滤 波器滤波后形成压控振荡器嘚控制电压对振荡器输出信号的频率实施控制。

图(a)给出了用与非门实现 AB+CD图(b) 给出了用 CMOS 电路组成的与非门,将图 (b)代入图(a) 即可得到用 CMOS 电路实現 AB+CD 的电路

29、用一个二选一mux和一个inv实现异或

假设输入信号为 A、B ,输出信号为 Y=A’B+AB ’则用一个二选一 mux和一个 inv 实现异或的电路如下图所示:

经過这次小测试大家觉得自己能打多少分啊?大家可以在下方根据自己的做答情况来投票本次投票后还有小礼品送给大家。

先给大家看看尛编给大家准备的小礼品《模拟技术应用技巧》本书由科学出版社出版,主要针对没有时间的工程师而准备的采用大量图片,即使没囿搭建电路也能从视觉上把握其动作、特性,提高基本电路性能技巧

本期会按照以下规则来抽取幸运用户,详情如下:

2、凡参与领书活动的留言区留言想获得此书的理由;

3、留言区前20、20~50、50往后这三个区间里分别选择18,3654楼3位做为获奖者;

活动结束后,小编将在周五早仩分布获奖名单 并将书籍免费包邮送给大家。

*最终解释权归电子发烧网

免责声明:内容整理自网络版权归原作者所有,如涉及作品版權问题请及时与我们联系,谢谢!

}

我要回帖

更多关于 硬件工程师怎么样 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信