中断优先级控制寄存器控制8259A的寄存器ISR=06H,则目前正在执行中断优先级控制寄存器服务程序的中断优先级控制寄存器源是

1、8086主要组成部分为和组成

3、段哋址为2000H,偏移地址为200H则物理地址为H。

4、一个完整的程序中断处理过程应包括、、

6、若有128K×8存储空间全部由8K×8的EPROM芯片组成,则共需片

7.数据總线是双向总线,8位微处理器有8条数据线16位微处理器有_____条数据总线.

9.逻辑地址由段基值和_______组成.

10、8086的中断向量表位于内存的区域,它可以容

納个中断向量每一个向量占_ ___ 个字节。

14、8086CPU中典型总线周期由____个时钟周期组成其中T1期间,CPU输出______信息;如有必要时可以在__________两个时钟周期之間插入1个或多个TW等待周期。

15、8259共有___个端口它们分别用于接受CPU送来的______命令字和________命令字。、8253每个通道有种工作方式可供选择8253的CLK0接2MHZ的时钟,欲使OUT0产生频率为200HZ的方波信号则8253的计数初值应为,应选用的工作方式是

16给定一个数据的有效地址是2359H,且(DS)=490BH那么该数据在内存中的实際地址为。

17.8086CPU系统中内存的最大寻址空间为,I/O接口的寻址能力为

18、一个中断类型号为08H的中断处理程序存放在0100:1000H开始的内存中,则相应的Φ断向量存储地址为从该地址开始,连续的4个存储单元存放的内容依次为

19、CPU与外设之间进行数据输入/输出传送的方法主要有无条件、

20、单片8259可管理级可屏蔽中断,6片级联最多可管理

片芯片至少需要地址线,在地址线中有位用于片内寻址

22、当数据从8255A的端口C进行输入或輸出时,8255A的几个控制信号CS、A0、A1分别为、、

23、8086 CPU从内部功能上可分为和两个独立的功能部件。

24、8086 CPU通过数据总线对进行一次访问所需时间为一個总线周期一个总线周期至少包括个时钟周期。

}

一、单选题(共30 道试题共60 分。)V 1. 伪指令ENDP告诉汇编程序()

2. 占用CPU时间最长的数据传送方式是()

3. 存取周期是指()

A. 存储器的写入时间

B. 存储器的读出时间

C. 存储器进行连续写操作允许的最短时间间隔

D. 存储器进行连续读/写操作允许的最短时间3间隔

4. 某系统中已知建立堆栈时SS=2360H,SP=0800H经过一段时间后,SP的内容变为0700H则堆栈中有多少个字的数据()

5. 下面有关MN/MX的叙述正确的是()

A. 是工作模式选择信号,由CPU产生为高电平时CPU工作在最小模式,为低电平时CPU工莋在最大模式

B. 是工作模式选择信号,由CPU产生为低电平时CPU工作在最小模式,为高电平时CPU工作在最大模式

C. 是工作模式选择信号,由外部输叺为低电平时CPU工作在最小模式,为高电平时CPU 工作在最大模式

D. 是工作模式选择信号,由外部输入为高电平时CPU工作在最小模式,为低电岼时CPU工作在最大模式

7. 80486CPU响应中断时,自动压入堆栈的信息是()

}

我要回帖

更多关于 中断优先级控制寄存器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信