请按照如下下降沿/时钟上升沿和下降沿触发时序图写一段C语言程序

高速PCB设计的综合测试题

一. 封装知識考核(7分)


二. 下图为PCB板上的一条内存地址总线电路.

(1)  传输线不在不接入负载的情况下的等效电容C/为多少?它的等效电感呢?(4分)

(2)  传输线接入负载后的等效阻抗为Z/ 为多少?(3分)

(3)  传输线在接入负载和未接入负载情况下分别的传输速度是多少?(ps/inch)(5分)

三.根据下面的图示完成图后问题(记住,为下降沿)

(1)  完成丅面的反射分析图.(要求,图中给出的为分线,分子请填入此时输出电压.分母为此时该点电压值)(5+5分)

(2)  在上面相同的情况下如果,加入了始端串联匹配(不考虑信号在源端的反射),请继续完成上面两个图. (5+5分)


三. 判断计算后向串扰的饱和,完成下面的表格(14分)

四. 根据下面给出的图例测量数据填入表格中的空格(22分)

五.下图是一个叠层及旁路电容设计参考图,实际测量结果发现在100MHz到2G的频率范围内噪声干扰比较严重,试根据你的學习体会回答以下问题:

1.请指出上述设计中的两个主要问题:(3分)

2.随着电源和地层之间的介质距离变小,以下参数的变化情况为:(3分)

(在空缺处填“变大”“变小”或者“不变”)

3.随着介质的εr变大以下参数的变化情况为(3分)

(在空缺处填“变大”“变小”或者“不變”)

4.假设这个设计是一个128位的I/O总线,所有I/O同时发生开关输出系统电源是3.3伏,允许的电源变化波动范围为+/-5%发生同步开关输出的时间為150us,经过仿真测量每个I/O管脚的1us之内通过的电量为3.83X10-8库仑。

试计算:需要多大的旁路电容才能满足设计的需要如果每个管脚通过的最大瞬間电流为6.5X10+7安培/秒,则电源系统允许的最大电感是多大(8分)

六. 在一些PCB板layout的过程中,工程师喜欢在一些高频率的信号线周围进行铺铜保护並在上面进行打孔接地。请从您了解的各个知识方面判断这样是否合理需要注意哪些方面?并给与理论分析(8分)

}

a尽可能少的用电脑 正在翻译请等待...

a你想喝什么,啤酒还是葡萄酒 正在翻译,请等待...

a发挥才能 正在翻译请等待...

a建议坐高速大巴来诸暨 正在翻译,请等待...

a使我们高兴 正茬翻译请等待...


}

我要回帖

更多关于 时钟上升沿和下降沿 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信